东北大学秦皇岛分校组成原理课程设计-指令系统及七段译码器.doc

东北大学秦皇岛分校组成原理课程设计-指令系统及七段译码器.doc

东北大学秦皇岛分校组成原理课程设计-指令系统及七段译码器要点

东北大学秦皇岛分校 计算机组成原理课程设计 专业名称 班级学号 学生姓名 指导教师 设计时间 课程设计任务书 专业::学生姓名(签名): 设计题目: 一、设计实验条件 :PC机 ::VHDL二、设计任务及要求 七段译码器 4位BCD码加法器 三、设计报告的内容 设计题目与设计任务 前言 设计主体 图1 整机逻辑框图 图2 芯片引脚逻辑框图 图3 CPU逻辑框图 指令系统设计 表1 本次要设计的指令 指令编号 助记符 功能 寻址方式 12 ADDC A, #II 将立即数II加入累加器A中带进位 立即数寻址 19 SUBC A, MM 从累加器A中减去寄存器MM地址的值,减进位 直接寻址 25 OR A , R? 累加器A“或”寄存器 R?的值 直接寻址 42 JZ MM 当零标志R_Z=1时,跳转到MM地址 直接寻址 微操作控制信号 1、XRD :外部设备读信号,当给出了外设的地址后,输出此信号,从指定外设读数据。 2、EMWR:程序存储器EM写信号。 3、EMRD:程序存储器EM读信号。 4、PCOE:将程序计数器PC的值送到地址总线ABUS上(MAR)。 5、EMEN:将程序存储器EM与数据总线DBUS接通,由EMWR和EMRD决定是将DBUS数据写到EM中,还是从EM读出数据送到DBUS。 6、IREN:将程序存储器EM读出的

文档评论(0)

1亿VIP精品文档

相关文档