数字电路和逻辑统计答案第四章.pdfVIP

  • 384
  • 0
  • 约5.17千字
  • 约 6页
  • 2017-06-05 发布于湖北
  • 举报
宁夏大学物理电气信息学院 数字电路与逻辑设计 第四章部分习题 4.1.1 一编码器的真值表如表题4.1.1所示,试用或非门和反相器设计 出该编码器的逻辑电路。 4.1.2 试设计一个10位总线B B LB 的状态标志逻辑电路。当任1位 9 0 总线为0时,输出P为0。另外还要求用4位输出状态S 、S 、S 、S 区分是哪1 3 2 1 0 位总线为0,当同时有几位总线都为0时,则指示出其中的最高位。 4.1.3 对例4.1.2加以完善,使得该十进制BCD码转换器具有输入使能 和输出使能功能。 4.1.4 例4.1.1中的输出信号D、C、B、A及GS为低电平有效,如果将它 们改为高电平有效,逻辑电路应作何修改?按要求画出逻辑电路。 4.2.1 试用与非门设计一译码器,译出对应ABCD =0010、1010、1110 状态的3个信号。 4.2.2 为了使74138译码器的第10脚输出为低电平,请标出各输入端应 置的逻辑电平。 第 1 页 共 6 页 宁夏大学校址: 宁夏银川西夏区贺兰山西路 489 号 联系电话:0951-2077800 邮政编码:750021 宁夏大学物理电气信息学院 数字电路与逻辑设计 4.2.3 用译码器74138和适当的逻辑门实现函数 F ABC =+ABC +ABC +ABC 。 4.2.4 应用译码器74138设计一个能32个地址进行译码的译码系统。 4.2.5 译码器的功能如表题4.2.5所示。 (1)用逻辑门设计该译码器; (2)用74138设计该译码器。 4.2.6 应用74138和其他逻辑门设计一地址译码器,要求地址范围是十 六进制00 ∼3F 。 4.2.7 指出题4.2.6中对应十六进制地址码07、0E、、13 2C、3B 的输入。 4.2.8 用逻辑门对7442的功能作修改,增加低电平使能输入功能。要 求该输入为高电平时,所有输出为高电平。 4.2.9 使用七段集成显示译码器7448和发光二极管显示器组成一个7 位数字的译码显示电路,要求将0099.120显示成99.12,各片的控制端应如 何处理?画出外部接线图。(注:不考虑小数点的显示) 第 2 页 共 6 页 宁夏大学校址: 宁夏银川西夏区贺兰山西路 489 号 联系电话:0951-2077800 邮政编码:750021 宁夏大学物理电气信息学院 数字电路与逻辑设计 4.3.1 数据选择器如图题4.3.1所示,并行输入数据I I I I 1010 ,控 3 2 1 0 制端X 0 ,A A 的态序为00、01、10、11,试画出输出端L的波形。

文档评论(0)

1亿VIP精品文档

相关文档