第2章FPGA与CPLD的结果原理报告.ppt

2.7 CPLD/FPGA的编程与配置 2.7.2 FPGA配置方式 (1)配置器件模式,如用EPC器件进行配置。 (2)被动串行PS(Passive Serial)模式:MSEL都为0。 (3)被动并行同步PPS(Passive Parallel Synchronous)模式。 (4)被动并行异步PPA(Passive Parallel Asynchronous)模式。 (5)被动串行异步PSA(Passive Serial Asynchronous)模式。 (6) JTAG模式:MSEL都为0。 (7)主动串行AS(Active Serial)模式。 通常,在电路调试的时候,使用PC的USB接口使用USB-Blaster进行FPGA配置(图2-42)。但要注意MSEL上电平的选择,要都设置为0,才能用JTAG进行配置。 2.7 CPLD/FPGA的编程与配置 2.7.2 FPGA配置方式 2.7 CPLD/FPGA的编程与配置 2.7.3 FPGA专用配置器件 通过PC机对FPGA进行ICR在系统重配置,虽然在调试时非常方便,但当数字系统设计完毕正式投入使用时,在应用现场(比如车间)不可能在FPGA每次加电后,用一台PC手动地去进行配置。因此,上电后自动加载配置对于FPGA应用来说是必需的。

文档评论(0)

1亿VIP精品文档

相关文档