在系统编程技术及其应用32.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
在系统编程技术及其应用32

* 1) pLSI/ispLSI的结构 (2)I/O端的复用功能GLB (1)集总布线区GRP (3)输入输出单元IOC (4)输出布线区ORP (5)时钟分配网络CDN (6)大块结构 2) pLSI/ispLSI 1016的主要性能指标和是环境 图3.7 pLSI/ispLSI 1016 (a)功能框图 (b)引脚图(PLCC) 图3.8 GLB结构 图3.11 IOC结构图 图3.12 IOC组态举例 图3.13 ORP逻辑图 图3.14 跨越ORP连接方式 图3.15 CDN逻辑图 图3.16 大块方框图 图3.17 大块的输出使能控制 图3.18 1016的定时模式 D Q D Q D Q D Q 逻辑 阵列 万能 逻辑快 (GLB) 集中布线区(GRF) A0 A1 A2 A3 A4 A5 A6 A7 B7 B6 B5 B4 B3 B2 B1 B0 输 出 布 线 区 输 出 布 线 区 CLK _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ (a)功能框图 图3.7 pLSI/ispLSI 1016 I/O 19 I/O 21 I/O 27 I/O 24 *SDO/IN 1 6 5 4 3 2 1 44 43 42 41 40 7 39 38 37 36 35 34 33 32 31 30 29 18 19 20 21 22 23 24 25 26 27 28 I/O 28 I/O 29 I/O 30 I/O 31 I/O 0 I/O 1 I/O 2 I/O 18 I/O 17 I/O 16 I/O 15 I/O 14 I/O 13 I/O 12 I/O 20 I/O 22 I/O 23 I/O 26 I/O 25 I/O 3 I/O 4 I/O 5 I/O 6 I/O 7 I/O 8 I/O 9 I/O 10 I/O 11 Y0 VCC VCC *ispEN/NC *SDI/IN 0 IN 2/MODE* Y1/RESET T2/SCLK* GND GND IN 3 ispLSI 1016 pLSI 1016 Top View (b)引脚图(PLCC) 与阵列 乘积项 共享阵列 20 乘机项 四输出 逻辑宏单元 4 控制逻辑 复位 时钟 2 16 直通输入 来自GRP的输入 4 输出 至GRP,ORP 或I/O 图3.8 GLB结构 图3.11 IOC结构图 MUX MUX MUX MUX 来自OE MUX 来自输线布线区 来自输线布线区 直通 输出 使能 Vcc 去集总布线区 D Q R/L Reset MUX MUX 1OCLK0 1OCLK1 来自全局复位 有源上拉电阻 I/O Pin Notes: 表示一个EECOS单元 ? ? ? ? ? ? 图3.12 IOC组态举例 Pin 输入缓冲 Pin D Q LE I/O单元 时钟 存储器输入 Pin D Q I/

文档评论(0)

zhuliyan1314 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档