实验六:半加减器、全加减器及其应用(tian).docVIP

  • 34
  • 0
  • 约2.02千字
  • 约 9页
  • 2017-06-06 发布于湖北
  • 举报

实验六:半加减器、全加减器及其应用(tian).doc

数字电路实验报告 姓 名: 田佳禾 班 级: 学 号: 2011302068 实验六:半加减器、全加减器及其应用 一、实验目的 (1)掌握双进位全加器74LS183和四位二进制超前进位全加器的74LS283逻辑功能。 (2)熟悉集成加法器的使用方法。 (3)了解算术运算电路的结构。 二、实验设备 (1)数字电路实验箱 (2)数字万用表 (3)74LS138 (4)74SLS00 (5)若干连接线 三、实验原理 1、半加/半减器原理 两个二进制数相加/减,能实现半加/半减。实现半加操作的电路叫做半加器。如果用A表示被加数,B表示加数,S表示半加和,C表示向高位的进/借位,M为控制端,当M为1时是半减器,M为0时是半加器。表1是半加/减器的真值表。 M A B S C 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 0 0 1 0 1 1 1 1 1 0 1 0 1 1 1 0 0 表 1 根据真值表,可得到逻辑函数S的卡诺图如下: AB 00 01 11 10 1 1 1

文档评论(0)

1亿VIP精品文档

相关文档