第5讲 硬件描述语言
FPGAs and Transparent Latches Some FPGA devices don’t have latches. Asynchronous feedback will be created. Elsif Priority implies multiple logic levels (before optimization). 例:用 for … loop 语句描述的8位奇偶校验电路 For Loops 8位奇校验电路仿真结果: 将变量tmp的初值改为‘0’,则为偶校验电路: 3)while … loop 语句 例: sum:=0; i:=0; abcd: while (i10) loop sum:=sum+i; i:=i+1; end loop abcd; 注:循环变量 i 需事先定义、赋初值,并指定其变 化方式。一般综合工具不支持 while … loop 语句。 例:用 while … loop 语句描述的8位奇偶校验电路 3、如果有 wait 语句,则不允许有敏感信号表。 Synthesis of Combinational Logic 2、嵌套块 子块声明与父块声明的对象同名时,子块声明 将忽略掉父块声明。 3、卫式(Guarded)块 由保护表达式值的真、假决定块语句的执行与 否。综合不支持。 3.5.3 并行信号赋值语句 包括三种: 简单并行信号赋值; 条件信号赋值; 选择信号赋值。 共同特点: 1、赋值目标必须是信号,与其它并行语句同 时执行,与书写顺序及是否在块语句中无关。 2、每一信号赋值语句等效于一个进程语句。 所有输入信号的变化都将启动该语句的执行。 等效: 不等效: 条件信号赋值语句与进程中的多选择 if 语句等价: 选择信号赋值语句与进程中的 case 语句等价: 3.5.4 并行过程调用语句 用过程名在结构体或块语句中可实现并行过 程调用。 其作用与一个进程等价。 格式: 过程名 [([参数名=] 表达式 {, [参数名=] 表达式})] 例:并行过程调用与串行过程调用 … procedure adder( signal a, b: in std_logic; signal sum: out std_logic); … adder(a1, b1, sum1); … process(c1, c2) begin adder(c1, c2, s1); end process; 3.5.5 VHDL的层次化设计与元件声明 (component) 及元件例化(instantiation)语句 1、层次化设计 一个低层次设计在被例化前必须有一个元件声明。 ENTITY exam is PORT( ea, eb :IN STD_LOGIC_VECTOR(3 DOWNTO 0); ey : OUT STD_LOGIC); END exam ; ARCHITECTURE exam_arch OF exam IS COMPONENT compare PORT( a : IN STD_LOGIC_VECTOR(3 DOWNTO 0); b : IN STD_LOGIC_VECTOR(3 DOWNTO 0); y : OUT STD_LOGIC ); END COMPONENT; --元件声明 BEGIN u1 : compare PORT MAP ( ea, eb, ey) ; --元件例化 END exam_arch ; 层次化设计的优点: 在一个设计组中,各个设计者可独立地以不同的设计文件设计不同的模块元件。
您可能关注的文档
最近下载
- 2025年全国联考公务员录用考试《公安专业科目》真题及答案.pdf VIP
- T /COSOCC 040—2025 污水处理厂水池防腐工程技术规程.pdf VIP
- 低温等离子体髓核成形术及最新CAM技术.ppt VIP
- 运输货物的安全捆扎要求.pptx VIP
- 学校厨房设备整体供货实施计划.doc VIP
- 《客车故障轨边图像检测系统(TVDS)探测站设备技术条件》.doc VIP
- 危急值管理制度培训.pptx VIP
- m13-m14智能电动执行机构说明书(20150612).doc VIP
- 国家职业技能标准 4-06-01-01 物业管理师(2023年版).pdf
- 心电监护培训课件.pptx VIP
原创力文档

文档评论(0)