实验2 分频电路和数字时钟.docVIP

  • 151
  • 0
  • 约3.35千字
  • 约 11页
  • 2017-06-08 发布于湖北
  • 举报
实验2 分频电路和数字时钟

实验2 分频电路和数字时钟 一、基于Quartus II软件,用D触发器设计一个2分频电路,并做波形仿真,在此基础上,设计一个 4分频和8分频电路,做波形仿真。 实验工具:QuartusⅡ8.0 实验步骤: (1)工程设计步骤: (2)分频电路设计: 实验内容: (一)二分频电路 (1)原理图设计:如图1-1 图1-1 二分频电路 (2)综合 综合报告:如图1-2 图1-2 二分频综合报告 (3)功能仿真 二分频电路功能仿真波形图:如图 1-3 图 1-3 二分频功能仿真图 结论:时钟的一个周期为100ns,频率为1/100,输出的一个周期为200ns,频率为1/200。输出的频率为时钟的1/2。所以二分频电路的仿真结果是正确的。 (4)时序仿真 二分频电路时序仿真波形图:如图 1-4 图 1-4 二分频时序仿真图 结论:时序仿真时,输出的波形明显出现了延时。时钟的一个周期为100ns,频率为1/100,输出的一个周期为200ns,频率为1/200。输出的频率为时钟的1/2。虽然出现了延时,但二分频电路的仿真结果仍然是正确的。 最大工作频率:450MHZ 如图 1-5 图 1-5 最大工作频率 延时情况:tco时钟至输出的延时为5.736s 如图 1-6 注:tsu(建立时间),th(保持时间),tco(时钟至输出

文档评论(0)

1亿VIP精品文档

相关文档