第2章 微处理器及总线.ppt

  1. 1、本文档共111页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章 微处理器与总线;主要内容:;§2.1 微型机概述;了解:;微处理器的功能;微处理器的一般构成;运算器;CPU内部总线;控制器;控制器;§2.2 8088微处理器;主要内容:;一、8088/8086CPU的特点;1. 程序和指令;2. 指令执行的一般过程;3. 串行和并行方式的指令流水线;串行工作方式;并行工作方式;4. 8088/8086 CPU的特点;8088CPU的两种工作模式;最小模式下的连接示意图;最大模式下的连接示意图;两种工作模式的选择方式;两种组态利用MN/MX*引脚区别 MN/MX*接高电平为最小组态模式 MN/MX*接低电平为最大组态模式 两种组态下的内部操作并没有区别 IBM PC/XT采用最大组态;分类学习这40个引脚(总线)信号 数据和地址引脚 读写控制引脚 中断请求和响应引脚 总线请求和响应引脚 其它引脚; 8088CPU的引线及功能;第2章:1. 最小模式下的引脚信号;第2章:1. 数据和地址引脚(续1);第2章:1. 数据和地址引脚(续1);第2章:2. 读写控制引脚;第2章:2. 读写控制引脚(续1);第2章:2. 读写控制引脚(续2);第2章:2. 读写控制引脚(续3);第2章:2. 读写控制引脚(续4);最小工作模式下硬件逻辑图;第2章:2. 读写控制引脚(续5);第2章:2. 读写控制引脚(续6);第2章:3. 中断请求和响应引脚;第2章:3. 中断请求和响应引脚(续1);第2章:3. 中断请求和响应引脚(续2);第2章:4. 总线请求和响应引脚;第2章:4. 总线请求和响应引脚(续1);第2章:5. 其它引脚;第2章:5. 其它引脚(续1);第2章:5. 其它引脚(续2);第2章:5. 其它引脚(续3); 2 8086最大组态下的引脚;;第2章:2.1 8086最大组态下的引脚(续1);第2章:2.1 8086最大组态下的引脚(续2);第2章:“引脚” 小结;三、8088CPU的内部结构;执行单元包括;;执行单元;总线接口单元;结论;8088的内部寄存器;通用寄存器;数据寄存器;数据寄存器特有的习惯用法;地址指针寄存器;BX与BP在应用上的区别;变址寄存器;段寄存器;控制寄存器;指令指针寄存器;标志寄存器(FLAGS);;;;;;;;;;存储器的逻辑地址和物理地址;;;堆栈及堆栈段的使用;五、时序;;;;;;;;;;;;§2.3 系统总线;主要内容:;一、概述;总线分类;二、总线的系统结构;多总线结构;面向CPU的双总线结构;面向存储器的双总线结构;总???的基本功能;在微机发展和应用中出现了许多种内、外总线标准 第一个标准化的微机总线S-100总线 面向工业控制领域的STD总线 8位的PC总线 32位PC机上的ISA系统总线、EISA总线、VESA总线、PCI总线、USB总线等; PC总线; ISA总线;PCI总线;USB总线;PC机上的总线;总线的主要性能指标;本章课外自学内容;第2章作业

文档评论(0)

xuefei111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档