第3篇 存储系统2.pdfVIP

  • 4
  • 0
  • 约3.24万字
  • 约 75页
  • 2017-06-09 发布于湖北
  • 举报
3.5 并行存储器 3.5.1 双端口存储器 由于CPU和主存储器在速度上不匹配,而且在一个CPU周期中可能 需要用几个存储器字,这便限制了高速计算,为了使CPU不至因为等待存 储器读写操作的完成而无事可做,可以采取一些加速CPU和存储器之间 有效传输的特殊措施 图 加速CPU和存储器之间有效传输的特殊措施 1.双端口存储器的逻辑结构 双端口存储器是指同一个存储器具有两组相互独立的读写控制线路, 是一种高速工作的存储器。 它提供了两个相互独立的端口,即左端口右端口。它们分别具有各自的地 址线、数据线和控制线,可以对存储器中任何位置上的数据进行独立的存取操 作。可以实现一个存储器挂接两个CPU 图3.29 2.无冲突读写控制 当两个端口的地址不相同时,在两个端口上进行读写操作,一定不会 发生冲突。当任一端口被选中驱动时,就可对整个存储器进行存取,每一 个端口都有自己的片选控制和输出驱动控制。 表3.8 无冲突读写控制 左端口或右端口

文档评论(0)

1亿VIP精品文档

相关文档