第5章 触发器2试卷.ppt

* 从本小节可知: 边沿触发器的共同特点是:触发器的状态仅取决于CP信号的上升或下降沿到达时的输入的逻辑状态。这一特点有效的提高了触发器的抗干扰能力,因而也提高了电路工作的可靠性。 §5.2.4 边沿触发器(Edge-triggered Flip-Flop) 四、利用CMOS传输门的上边沿D触发器 因为这种结构的触发器结构上与主从触发器相似,有时也称为CMOS主从D触发器。其电路结构图如下图所示: * 图5.2.21 利用CMOS传输门的上边沿D触发器逻辑图 * 对上图稍加改变,用或非门取代反相器,加进置位、复位端,则成为具有异步置位、复位端的CMOS上边沿D触发器,如图所示: 图5.2.22 具有异步置位、复位端的上边沿D触发器逻辑图 * 双D触发器CD4013(CC4013)就是这样的触发器,其功能表和逻辑符号如下所示: 表5-2-9 CD4013功能表 图5.2.23 CD4013图形符号 * 五、利用CMOS传输门的上边沿JK触发器 CMOS边沿JK触发器是在D触发器的基础上增加转换电路而成,如图所示: 图5.2.24 利用CMOS传输门的上边沿JK触发器逻辑图 * 双JK触发器CD4027(CC4027)就是以该电路为主干,其功能表和惯用符号如下: 表5-2-10 CD4027功能表 图5.2.25 CD4027图形符号 * §4.3 触发器的逻辑功能及其描述方法 按逻辑功能的不同,钟控触发器可分为: RS D JK T T’ 描述触发器逻辑功能的方法有: ◆ 特性表 ◆ 特性(征)方程 ◆ 状态转换图 * §4.3.1 触发器按逻辑功能的分类与描述 一、RS触发器 1. 特性表 凡在时钟控制下,逻辑功能符合此特性表的触发器就叫做 RS 触发器。 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 不定 1 1 1 不定 n Q n+1 Q 0 0 0 R S * 2. 特性方程 3. 状态转换图 它表明 Q 从Qn ? Qn+1所需要的输入条件。 综上可知 描述触发器的逻辑功能有三种方法: 特性表、特性方程和状态转换图。 0 1 R = X S = 0 R = 0 S = 1 R = 1 S = 0 R = 0 S = X RS Q Q n+1 n 0 1 00 01 11 10 0 1 1 1 X X 0 0 状态转换图可从特性表中归纳, 由特性表填卡诺图得特性方程: Qn+1 = S + R Qn RS = 0(约束条件) * 凡在时钟信号作用下逻辑功能符合下表的逻辑功能者,均叫做D触发器。 D触发器特性表 D触发器特性(征)方程 D触发器的状态转换图 二、D触发器 * 凡在时钟信号作用下逻辑功能符合下表的逻辑功能者,均叫做JK触发器。 JK触发器特性表 JK触发器特性(征)方程 JK触发器的状态转换图 三、JK触发器 * T触发器的逻辑功能是:当T=1时,每来一个CP信号其状态就翻转一次;而当T=0时,CP信号到达后其状态保持不变。 T触发器特性表 T触发器特性(征)方程 T触发器的状态转换图 四、T、T’ 触发器 * 在触发器的定型产品中并没有专门的T触发器,而是将JK触发器的J、K输入端连在一起作为T端,若 (接高电平),则有 ,即每次CP信号作用后触发器必发生翻转,这种触发器即为 T 触发器。 四、T、T’ 触发器 * §5.3.2 触发器电路结构与逻辑功能的关系 逻辑功能:着重次态、现态及输入信号之间的逻辑关系,可用特性表、特性方程或状态转换图给出。 按逻辑功能的不同,可将触发器分为:RS、D、JK、T和 T’ 触发器等类型。 而电路结构形式着重于动作特点。按电路结构形式的不同可将触发器分为:基本RS、同步、主从、边沿触发器等。 同一逻辑功能的触发器可以用不同的电路结构实现; 同一电路结构可以做成不同逻辑功能的触发器。 *

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档