网站大量收购闲置独家精品文档,联系QQ:2885784924

微机原理与接口技术第7章 串并行接口 1.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机原理与接口技术第7章串并行接口1整理ppt

第7章 串行接口 7.3.1 串行通信概述 (1)串行通信中的工作方式 串行通信中的工作方式分为:单工通信方式、半双工通信方式和全双工通信方式 7.3.1 串行通信概述 (2)发送时钟和接收时钟 ① 发送时钟:串行数据的发送由发送时钟控制。 ② 接收时钟:串行数据的接收由接收时钟来检测,接收线送来的串行数据由接收时钟作为移位寄存器的触发脉冲,逐位打入移位寄存器。 ③ 波特率与比特率 波特率:表示每秒传输的信号单元数(任意进制数据)。 比特率:表示每秒传输的二进制数的位数。 (3). 同步通信和异步通信方式 1)异步通信方式及协议 (3). 同步通信和异步通信方式 2)同步通信方式及协议 是指在传送的信息流中每个二进制位都需时钟同步。 ① 在通信的信息流中,以数据块为单位进行传送,数据块包含多个字节(字符),数据块内各位间同步; ② 同步通信总是以同步字符作为数据块帧传送的开始,收发双方以相同的速率进行数据位的收发; ③ 通信双方也必须约定相同的数据帧格式和传输速率。 异步、同步通信协议 8251A的封装形式与芯片实物图 主板上串行接口的插头与插座 8251A的基本性能 (1)编程设定两种工作方式,同步方式和异步方式。 (2)同步方式能自动检测同步字符,从而实现同步。 (3)异步方式时钟频率为传输波特率的1、16或64倍,1个校验位,1个启动位。可编程设定1、1.5或2个停止位; (4)全双工工作方式,提供双缓冲器的发送器和接收器; (5)提供奇偶、溢出和帧3种出错自动检测; (6)调制与解调,具有调制与解调控制电路,能够控制调制与解调器。 (7)每个字符可以用5、6、7或8位来表示。   8251A的内部结构  8251A的内部结构 8251A的内部结构 8251A的内部结构 8251A的内部结构 8251A的内部结构 8251A引脚功能 8251A的方式控制字(异步) 8251A的方式控制字(同步) 8251A控制寄存器 8251A的状态字 可编程串行接口8251小结: (1)编程设定两种工作方式,同步方式和异步方式。 (2)同步方式能自动检测同步字符,从而实现同步。 (3)异步方式时钟频率为传输波特率的1、16或64倍,1个校验位,1个启动位。可编程设定1、1.5或2个停止位; (4)全双工工作方式,有发送器和接收器; (5)奇偶、溢出和帧3种出错自动检测; (6)有调制与解调控制电路,能控制调制与解调器。 (7)每个字符可以用5、6、7或8位来表示。 * 7.3 可编程串行接口8251A 以字符为单位进行传送,字符之间异步,字符内各位间同步; 每个字符传输总是以一个起始位为准,以相同的速率进行数据位的收发; ③ 通信双方必须约定相同的字符数据格式、校验方法和传输速率。 9针插座 9针插头 25针插座、插头 8251A内部结构图 8251A由发送器、接收器、数据缓冲器、读/写控制电路和调制解调控制电路5部分组成。 8251A内部结构图 1. 发送器: 由发送缓冲器和发送控制组成。 发送缓冲器由发送缓冲寄存器和发送移位寄存器组成,发送缓冲器接收CPU送来的数据,自动加上控制信息,通过发送移位寄存器一位一位发送。 8251A内部结构图 2. 接收器:由接收缓冲器和接收控制组成。 接收缓冲器由缓冲寄存器和移位寄存器组成。缓冲器接收外设送来的数据,经串并转换与校验后送入数据缓冲器。 8251A内部结构图 3. 数据缓冲器:把8251A与系统数据总线相连。 执行输入输出指令时,用来读取外设送来的数据与8251的状态信息,发送数据、写控制字与命令字。到8251A 8251A内部结构图 4. 读写控制逻辑电路:用来配合数据缓冲突工作。 写信号将数据总线上数据写入8251A; 片选信号,选中8251A工作; 读信号将数据或状态信息送数据总线上; 地址信号,用以区分信息的类型。 8251A内部结构图 5. 调制解调控制电路:用来与调制解调器连接。 此部分实现CPU与外设的联络。 D7-D0:数据信号引脚线,双向,三态。与系统数据总线相连,用于传送数据、状态与控制信息。 C/D:地址信号引脚线,输入,高电平时写控制字或读状态信息;低电平传送数据。与系统地址总线相连。 CS:片选信号引脚线,输入,低电平有效。与系统地址总线相连或与译码器的输出线相连。 WR:写信号引脚线,输入,低电平有效。与8086/8088的WR输出线相连。 RD:写信号引脚线,输入,低电平有效。与8086/8088的RD输出线相连。 RESET:复位信号引脚线,输入,高电平有效。与系统的RESET引脚线相连。复位需要最少6个时钟脉冲。复位后8251A处在空闲状态。 CLK:时钟信号引脚线,输入。与系统的时钟引脚

文档评论(0)

zyzsaa + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档