嵌入式控制系统课件-第4章LPC2000系列ARM硬件结构(14~18).pptVIP

  • 3
  • 0
  • 约3.14万字
  • 约 155页
  • 2017-06-11 发布于北京
  • 举报

嵌入式控制系统课件-第4章LPC2000系列ARM硬件结构(14~18).ppt

LPC2000系列ARM硬件结构 1.LPC2000系列简介 2.存储器寻址 3.系统控制模块 4.存储器加速模块 (MAM) 5.外部存储器控制器(EMC) 6.引脚连接模块 7.向量中断控制器 8. 向量中断控制器 4.14 UART(0、1) UART0、UART1各含有1个16字节的发送FIFO缓冲区。 UnTHR是UARTn发送FIFO的最高字节。 UART的发送FIFO是一直使能的。 4.14 UART(0、1) 4.14 UART(0、1) 4.14 UART(0、1) 4.14 UART(0、1) 4.14 UART(0、1) 4.14 UART(0、1) 4.14 UART(0、1) 4.14 UART(0、1) LPC2000系列ARM硬件结构 1.LPC2000系列简介 2.引脚描述 3.存储器寻址 4.系统控制模块 5.存储器加速模块 (MAM) 6.外部存储器控制器(EMC) 7.引脚连接模块 8. GPIO 4.15 A/D转换器 特性 4.15 A/D转换器 A/D转换器描述 4.15 A/D转换器 A/D转换器描述 4.15 A/D转换器 A/D转换器内部结构 ADC中断与VIC的关系 ADC中断与VIC的关系 4.15 A/D转换器 使用A/D转换器的注意要点 LPC2000系列ARM硬件结

文档评论(0)

1亿VIP精品文档

相关文档