EDA实验五数字秒表的设计实验报告王炜20150414.docVIP

  • 1
  • 0
  • 约小于1千字
  • 约 11页
  • 2017-06-12 发布于北京
  • 举报

EDA实验五数字秒表的设计实验报告王炜20150414.doc

电气与信息工程学院 电子设计自动化实验报告 实验五 数字秒表的设计 指导老师:谭会生老师 学生姓名:王炜 班级:电子信息1202 学号:12401720207 实验时间:2015-04-28 实验五 数字秒表的设计 1.实验目的 熟悉QUARTUS2 软件的基本使用方法。 熟悉EDA实验开发系统的基本使用方法。 学习VHDL基本逻辑电路的综合设计应用。 2.实验内容 设计并调试好一个计时范围为0.01s~1h的数字秒表,并用EDA实验开发系统(事先应选定拟用的实验芯片的型号)进行硬件验证。 3.实验要求 (1)画出系统的原理框图,说明系统中各主要组成部分的功能。 (2)编写各个VHDL源程序。 (3)根据系统的功能,选好测试用例,画出测试输入信号波形或编好测试程序。 (4)根据选用的EDA实验开发装置编好用于硬件验证的管脚锁定表格或文件。 (5)记录系统仿真、逻辑综合及硬件验证结果。 (6)记录实验过程中出现的问题及解决办法。 4.实验设计 1)系统原理框图 系统设计思路: 图5-7 实验过程中出现的问题及解决办法 遇到问题: 首先在仿真的情况下可以运行,但下载到硬件上的时候不可以正常运行。 解决方法: 首先再仔细理清程序的思路,看有没地方需要改的,找到了,是前面的计数分频的数值改小了,把它改回原来的数值,即将仿真时的29改为仿真是要用到的499999即可,重新编译下载运行,这下可以运行出结果了。

文档评论(0)

1亿VIP精品文档

相关文档