- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第四章 组合逻辑电路3new
《数字电子技术基础》(第五版)教学课件 信息科学与工程学院 · 基础电子教研室 《数字电子技术基础》第五版 译码器的逻辑功能是将每个输入的二进制代码译成对应的输出高、低电平信号。 4.3.2 译码器 【 】 内容回顾 地址输入端 片选输入端 输出端,低电平有效 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 0 1 0 1 1 0 1 1 1 1 1 0 1 1 1 0 1 0 1 1 1 1 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 0 0 1 1 0 1 1 1 1 1 0 1 0 0 1 0 1 1 1 1 1 1 1 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 1 X X X 1 X 1 1 1 1 1 1 1 X X X X 0 A0 A1 A2 S1 输 出 输 入 74HC138逻辑功能表 二、译码器的应用 1. 地址译码 【 】 内容回顾 2. 级联扩展 3. 用作多路分配器 4. 实现组合逻辑函数 2. 级联扩展 D3=0(1)片工作,(2)片不工作 D3=1(1)片不工作,(2)片工作 2. 级联扩展(2) 3-8译码器(1) S 1 S 2 S 3 A 1 A 2 A 0 Y 0 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 3-8译码器(2) S 1 S 2 S 3 A 1 A 2 A 0 Y 0 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 Z’ 0 Z’ 7 Z’ 8 Z’ 15 D3 D2 D1 D0 1 Y’ 0 Y’ 7 Y’ 6 Y’ 1 · ······ D 3. 用作多路分配器 ……… 中规模集成电路是为了实现专门的逻辑功能而设计,但是通过适当的连接,可以实现一般的逻辑功能。 用中规模集成电路设计逻辑电路,可以减少连线、提高可靠性。 4. 实现组合逻辑函数 任何一个逻辑函数都可以表示成最小项和的形式,而3-8译码器的输出对应于不同的最小项,因此,可用3-8译码器方便的实现逻辑函数。 【例 1】 试用3—8译码器74HC138和必要的 门电路实现下列函数: 1 A B C 74HC138 S 1 S 2 S 3 A 1 A 2 A 0 Y 0 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 【例2】设计一个用3个开关控制灯的逻辑电路,要求任一个开关都能控制灯的由亮到灭或由灭到亮。(要求用74HC138和必要的门电路完成此设计) 解:用A、B、C分别表示三个开关,作为输入变量,用“0”表示开关“打开”,用“1”表示开关“闭合” ;Y 表示灯,作为输出变量,用“0”表示灯“不亮”,用“1”表示灯“亮” 。 A B C Y 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 1 0 0 1 最小项 m0 m1 m2 m3 m4 m5 m6 m7 A B C 1 74HC138 S 1 S 2 S 3 A 1 A 2 A 0 Y 0 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 Y 【练习1】 试用74HC138和必要的门实现函数: 74HC138 S 1 S 2 S 3 A 1 A 2 A 0 Y 0 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 【练习2】 试用74HC138和必要的门实现函数: 1 A B C 74HC138 S 1 S 2 S 3 A 1 A 2 A 0 Y 0 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 n-2n 线译码器,包含了n变量所有的最小项。加上必要的门电路,可以组成任何形式的输入变量小于或等于n的组合逻辑函数。 步骤: 1、首先将逻辑函数表示成最小项和的形式。 2、将逻辑函数转换成3-8译码器的输出 信号的形式。 3、画出电路图,注意译码器的片选端的连接。 小结 基本要求: 掌握组合电路的设计方法; 了解译码器的工作原理; 掌握译码器的扩展实现组合逻辑电路的方法; 作 业 P212 习题 【 4.10 、4.12】 三、显示译码器 二-十进制编码 显示译码器 显示器件 在数字系统中,常常需要
您可能关注的文档
最近下载
- GB_T 9441—2021《球墨铸铁金相检验》标准解读.pdf VIP
- 西师大版六年级上册数学第一单元 分数乘法 测试卷带答案下载.docx VIP
- 3篇关于全国质量月活动策划方案.docx VIP
- 青岛版(五四制)(2024)科学一年级下册4 制作方向辨识盘 教学设计.docx VIP
- 2025北京海淀高一(下)期末英语试卷含答案.pdf VIP
- 5.3《阳燧照物》(教案)-【中职专用】高二语文(高教版2023拓展模块下册).docx VIP
- 基于Matlab的智能家居照明控制系统的设计.doc VIP
- 关于IPRAN特性与实现.ppt VIP
- 2025零碳园区建设方案.docx
- 建筑工程图集 12S108-2:真空破坏器选用与安装.pdf VIP
文档评论(0)