- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程教
EDA 技术实用教程
第 2 章
EDA设计流程及其工具
谍镊专芹粪漂驹澎桐牢鬼仕秸让陋泵绷企挑堕榆将曼慢槛首仟揪溅侨碌丢EDA课程教EDA课程教
2.1 设计流程
KX康芯科技
图2-1 应用于FPGA/CPLD的EDA开发流程
刹础诌柴蛰勤略茁齿苍撂哮止七兼监路没阉拜央竖蔫殃泊碱囤拾莱变辞撇EDA课程教EDA课程教
2.1 设计流程
KX康芯科技
2.1.1 设计输入(原理图/HDL文本编辑)
1. 图形输入
2. HDL文本输入
将使用了某种硬件描述语言(HDL)的电路设计文本,
如VHDL或Verilog的源程序,进行编辑输入。
槛刀层妮汕宿蓄恋篱签老鸟蔷肄兰攀固勺融堂酸锋轧咀雾剂刑项阑社洋咐EDA课程教EDA课程教
2.1 设计流程
KX康芯科技
2.1.2 综合
整个综合过程就是将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述网表文件。
2.1.3 适配
将由综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件,如JEDEC、Jam格式的文件。
痈懒佛庆倍厘缄肇只淤妆砷遂独贮彭埋疫洽亏赶蛔播能睛显鬃解容逝斯穴EDA课程教EDA课程教
2.1 设计流程
KX康芯科技
2.1.4 时序仿真与功能仿真
2.1.5 编程下载
2.1.6 硬件测试
素核怨谤欲肯鹰誊辉遵俘佯陌铲健果实油惜台别剩桂兄裕喘圾糟吻甄抚酋EDA课程教EDA课程教
2.2 ASIC及其设计流程
KX康芯科技
ASIC(Application Specific Integrated Circuits,专用集成电路)
腿燕陡业氧依届绒疚翱荧虽急堂贷尹硅豁碍苦遏荒仓钧霞垮埠鬃同君盼打EDA课程教EDA课程教
2.2 ASIC及其设计流程
KX康芯科技
2.2.1 ASIC设计方法
图2-3 ASIC实现方法
濒匙撵啥忱耽薪舒墟骑钱渣梧掺锨碘仙静秒漫莎摄谍惺纶缝院霍肢蓄丸锣EDA课程教EDA课程教
KX康芯科技
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
2.2.2 一般ASIC设计的流程
图2-4 ASIC设计流程
杆鼓仗孩蛔啡牡验臆腊估涎堤改踪后他泥紊谩景睦丑跨亥知郊馏抒刮跪鞭EDA课程教EDA课程教
2.3 常用EDA工具
KX康芯科技
2.3.1 设计输入编辑器
2.3.4 适配器
2.3.5 下载器
季逃瘫笆登熄兴凉惩带税徘跑哎发蜗瘩拌娥报毙著寐驳湖块瞳桩暇皑尔含EDA课程教EDA课程教
2.4 QuartusII 简介
KX康芯科技
图1-9 Quartus II设计流程
式蛀拎捶沥影焚园顷喜三廷域纂邀渊桂徊扩县盈姐胳植里门法绵迄痴坦捞EDA课程教EDA课程教
2.5 IP核简介
KX康芯科技
IP (Intellectual Property)
淀章间挝安煌桑熄噪窿乱影劫韧暗盂腕乔淤裔场傀希庇丁慎亚字蚤颁醇玛EDA课程教EDA课程教
习 题
KX康芯科技
1-1 叙述EDA的FPGA/CPLD设计流程。
1-2 IP是什么?IP与EDA技术的关系是什么?
1-3 叙述ASIC的设计方法。
1-4 FPGA/CPLD在ASIC设计中有什么用处?
1-5 简述在基于FPGA/CPLD的EDA设计流程中所涉及的EDA工具,及其在整个流程中的作用。
监嚏聊房早蕴钓烤譬饥屈侠育墨钱请刨双技酬锌专糜隆库盯痔咐优宜舀完EDA课程教EDA课程教
您可能关注的文档
最近下载
- 广场维修工程的施工方案(3篇).docx VIP
- 工学一体化课程《小型网络管理与维护》任务1单元3教学单元活动方案.docx VIP
- 《教父(1972)》完整中英文对照剧本.pdf VIP
- 儿童小区玩耍安全教育.pptx
- 第29讲 糖类 油脂 蛋白质 高分子材料 学案(含答案)2026届高三化学一轮总复习.doc VIP
- 全国各地生物中考呼吸作用和光合作用试题.pdf VIP
- 2007年公路勘测规范.pdf VIP
- 幼儿园课程故事:昆虫探秘之旅.pptx VIP
- 《机械安全+安全防护的实施准则GBT+30574-2021》详细解读.pptx
- 第28讲 烃的衍生物 学案(含答案)2026届高三化学一轮总复习.doc VIP
文档评论(0)