网站大量收购闲置独家精品文档,联系QQ:2885784924

第2章ARMTHUMB微处理器结构及指令系统2.ppt

  1. 1、本文档共101页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章ARMTHUMB微处理器结构及指令系统2分析

第二章ARM/Thumb 微处理器结构及指令系统 1.ARM处理器寻址方式 (1).寄存器寻址 (2).立即寻址 (3).寄存器偏移寻址 (4).寄存器间接寻址 (5).基址寻址 (6).多寄存器寻址 (7).堆栈寻址 (7).堆栈寻址 (7).堆栈寻址 (7).堆栈寻址 (8).块拷贝寻址 (9). 相对寻址 2. ARM指令集介绍 ARM7TDMI(-S)的指令集,包括 ARM指令集 Thumb指令集。 首先介绍ARM指令的基本格式及灵活的操作数,然后介绍条件码,再把ARM指令集、Thumb指令集按类分别说明。 (1).指令格式 LDR R0,[R1] ;读取R1地址上的存储器单元内容,执行条件AL BEQ D1   ;分支指令,执行条件EQ,即相等则跳转到D1 ADDS R1,R1,#1 ;加法指令,R1+1=R1,影响CPSR   ;寄存器(S) SUBNES R1,R1,#0x10 ;条件执行减法运算(NE),R1 - ; 0x10=R1,影响CPSR寄存器(S) (1).指令格式: (1).指令格式:第2个操作数 (1).指令格式:第2个操作数 (1).指令格式:第2个操作数 (1).指令格式:第2个操作数 (1).指令格式:第2个操作数 (2).条件码 (3). ARM存储器访问指令 (4).ARM数据处理指令 (4). ARM数据处理指令: (4). ARM数据处理指令:数据传送 (4). ARM数据处理指令:算术运算 (4). ARM数据处理指令:算术运算 (4). ARM数据处理指令:算术运算 (4). ARM数据处理指令:算术运算 (4). ARM数据处理指令:算术运算 (4). ARM数据处理指令:算术运算 (4). ARM数据处理指令:算术运算 (4). ARM数据处理指令: (4). ARM数据处理指令:逻辑运算指令 (4). ARM数据处理指令:逻辑运算指令 (4). ARM数据处理指令:逻辑运算指令 (4). ARM数据处理指令:逻辑运算指令 (4). ARM数据处理指令: (4). ARM数据处理指令:比较指令 (4). ARM数据处理指令:比较指令 (4). ARM数据处理指令:比较指令 (4). ARM数据处理指令:比较指令 (5).乘法指令 (5).乘法指令 (5).乘法指令 (5).乘法指令 (5).乘法指令 (5).乘法指令 (5).乘法指令 (5).乘法指令 (6). ARM分支指令 (7).协处理器指令 (7).协处理器指令: (7).协处理器指令:数据存取指令 (7).协处理器指令:数据存取指令 (7).协处理器指令:寄存器传送指令 (7).协处理器指令:寄存器传送指令 (8).杂项指令 指令格式如下: MRS{cond} Rd,psr (9).伪指令 说明: 在编写Thumb指令时,先要使用伪指令CODEl6声明,而且在ARM指令中要使用BX指令跳转到Thumb指令,以切换处理器状态。 编写ARM指令时,则可使用伪指令CODE32声明。 Thumb指令集没有协处理器指令、信号量指令以及访问CPSR或SPSR的指令,没有乘加指令及64位乘法指令等,且指令的第二操作数受到限制;除了分支指令B有条件执行功能外,其它指令均为无条件执行;大多数Thumb数据处理指令采用2地址格式。 1. 分支指令: 2. 数据处理指令: 数据处理指令是对通用寄存器进行操作。在大多数情况下,操作的结果须放人其中一个操作数寄存器中,而不是第3个寄存器中。 数据处理操作比ARM状态的更少。 访问寄存器R8~R15受到一定限制。 除MOV和ADD指令访问器R8~R15外,其它数据处理指令总是更新CPSR中的ALU状态标志。 访问寄存器R8~R15的Thumb数据处理指令不能更新CPSR中的ALU状态标志。 伪指令举例如下: LDR R0,=0 ;加载32位立即数0LDR R0,=DATA_BUF+60 ;加载DATA_BUF地址+60 … LTORG ;声明文字池 … (9).伪指令: LDR大范围的地址读取 注意: 1.从指令位置到文字池的偏移量必须小于4KB; 2.与ARM指令的LDR相比,伪指令的LDR的参数有“=”号。 NOP伪指令在汇编时将会被替代成ARM中的空操作,比如可能为“MOV R0,R0”指令等。 NO

文档评论(0)

10577 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档