- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术实验及开发系统简介.doc
第一章 EDA技术实验及开发系统简介
EDA技术将电子系统的软件设计与硬件设计有机地融为一体,为电子产品开发、数字电子系统的设计提供了全新的手段,为在高等教学领域深化推广EDA技术,促进高科技新技术的应用和发展,我们特别研制了DVCC—JH型EDA技术实验及开发系统。它既适用于高校电子/信息工程 (含DSP)、通信、机电一体化、计算机应用及自动控制等专业本/专科或研究生毕业设计,也适用于科研院所的产品及项目开发。DVCC—EJH型EDA技术实验及开发系统已申请专利。
该系统采用模块化全开放式结构,满足从简单的电路设计实验到复杂的数字电子系统设计实验,各模块灵活组合,能最大限度地提高学生的创新意识和动手能力,彻底克服了从理论到理论的固定式电路连接的弊端,从而有效地提高教学效果,为培养好一流的21世纪高科技人才打下了坚实的基础。
DVCC—EJH型EDA技术实验及开发系统采用独特的模块化设计,每种目标板均具有自己的下载接口,这样目标板既可以和实验系统母板配合使用,又可以独立进行开发和实验,以适应不同公司的各种CPLD/FPGA器件的教学应用。你可以根据目标芯片,通过更换不同型号的目标板进行相应的实验和开发。
一、系统主要组成部分:
本系统由高效稳压电源 (5V/2A、±12V/0.5A)、模块化实验母板及目标板组成。
(一)母板上具有下列模块单元电路
1、8位7段LED显示器
2、4×5键盘矩阵
3、12位开关量输入
4、12位开关量输出
5、3组正负单脉冲发生
6、1个VGA接口,一个PS/2接口
7、时钟电路
(1) 单步信号
(2)时钟源为4MHZ的4~22分频标准方波信号,分成四组输出。
8、二路0~5V电压信号产生电路
9、一个蜂鸣器
10、一个A/D转换器ADC0809
11、一个D/A转换器DAC0832
12、一个8K存贮器电路
13、一个16×16点阵LED显示模块,可显示英文字母、汉字和简单图形。
14、一个单片机89C51
15、一个串行通信接口
16、配备一个LCD液晶显示接口,可外接128×64点阵LCD图形液晶显示器
17、配新型模数、数模转换器件AD574、TLC5620、TLC549等接口
(二) 目标板组成
1、目标芯片、下载接口
2、下载线
3、配套软件 (支持ABEL、VHDL语言和电路图输入法)
二、系统可以完成的实验项目
1、基本数字电路实验
加法器、译码器、触发器、计数器、移位寄存器、锁存器、可控脉冲发生器等。
2、数字系统实验
数字钟、频率计、交通灯、彩灯控制器、洗衣机自动控制、LED显示等。
3、综合数字电子系统实验
存贮器读写、数据采集 (A/D转换)、信号发生(D/A转换)、点阵LED显示、LCD应用实验、键盘显示系统、单片机接口、串行通信等。
第二章 EDA技术实验及开发系统原理与使用方法
为适应众多PLD公司器件的应用,该系统采用独特的双板式(主板+下载板)结构,通过更换不同型号的目标板,可与众多著名PLD公司的CPLD/FPGA系列产品相适配,以适应各院校各层次不同教学要求。
一、主板
主板结构图如下图2-1所示,从图中可以看出,整板划分成数个功能模块,分述如下:
1、电源
在机箱的后侧面有一电源开关,当把交流220V电源线插入机箱后,打开电源开关,主板上即有+5V工作电源,主板的右上角有一电源指示灯亮。
2、下载板功能区
该区域左右有两个40芯双排插针座J1和J2,用于连接目标板。J1和J2引脚序号与不同目标板相连时对应I/O信号名关系见表2-1。J1和J2上部分引脚不和主板上任何器件相连,而是用排针或者专用插座孔引出,在需要时再连上,目的是让目标芯片上有限的I/O口资源得到灵活应用。排针引出的信号有J 1-23 ~ J 1-30 ,J 2-21 ~ J 2-28 。专用插座孔引出的有J 1-4 ,J 1-9 ,J 1-21 ,J 1-36 ~ J 1- 39 ,J 2 - 9 ~ J 2 -12 ,J 2 -17 ,J 2-32 ~ J2-35。
3、点阵LED显示区
配有16×16LED点阵显示模块,用于显示字母、汉字、简易图形等。让用户了解和掌握点阵LED显示器工作原理和使用方法。该区有一4芯单排插座 DZ 作为点阵行控制输入端,在做汉字显示实验时和目标板上的相应信号线相连。
4、七段数码显示器
配有8只七段数码显示器,以显示测量数据(如频率值、 A/D转换结果等),让用户掌握七段数码显示器的工作原理和使用方法。
您可能关注的文档
最近下载
- 患者身份识别错误应急预案.pptx VIP
- TsaiPress冲模设计软件使用手册.pdf
- 中国红色文化精神 知到智慧树网课答案.pdf VIP
- 道亨软件教学视频-大跨越.pdf VIP
- 第十级 词汇梳理(含英文,中文,音标)-高三英语一轮复习之100天分级突破高考英语词汇.pdf VIP
- 灌肠操作流程及评分标准.docx VIP
- 第八级 词汇梳理(含英文,中文,音标)-高三英语一轮复习之100天分级突破高考英语词汇.pdf VIP
- 基于GEC6818的智能家庭服务系统.doc VIP
- 第七级 词汇梳理(含英文,中文,音标)-高三英语一轮复习之100天分级突破高考英语词汇.pdf VIP
- 火电工程项目执行概算的编制及作用 function & compiling executive budget in thermal power generation engineering.pdf VIP
原创力文档


文档评论(0)