- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
at89s52(at89s52单片机外文翻译学士学位论文
AT89S52单片机
主要性能
? 与MCS-51单片机产品兼容
? 8K字节在系统可编程Flash存储器
? 1000次擦写周期
? 全静态操作:0Hz~33Hz
? 三级加密程序存储器
? 32个可编程I/O口线
? 三个16位定时器/计数器
? 八个中断源
? 全双工UART串行通道
? 低功耗空闲和掉电模式
? 掉电后中断可唤醒
? 看门狗定时器
? 双数据指针
? 掉电标识符
1.功能特征描述
AT89S52是一种低功耗、高性能CMOS8位微控制器,具有8K 在系统可编程Flash 存储器。使用Atmel 公司高密度非易失性存储器技术制造,与工业80C51 产品指令和引脚完全兼容。片上Flash允许程序存储器在系统可编程,亦适于常规编程器。在单芯片上,拥有灵巧的8 位CPU 和在系统可编程Flash,使得AT89S52为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。AT89S52具有以下标准功能: 8k字节Flash,256字节RAM,32 位I/O 口线,看门狗定时器,2 个数据指针,三个16 位定时器/计数器,一个6向量2级中断结构,全双工串行口,片内晶振及时钟电路。另外,AT89S52 可降至0Hz 静态逻辑操作,支持2种软件可选择节电模式。空闲模式下,CPU停止工作,允许RAM、定时器/计数器、串口、中断继续工作。掉电保护方式下,RAM内容被保存,振荡器被冻结,单片机一切工作停止,直到下一个中断或硬件复位为止。
2.引脚功能
VCC :电源
GND: 接地
P0口: P0口是一个8位漏极开路的双向I/O口。作为输出口,每位能驱动8个TTL逻辑电平。对P0端口写“1”时,引脚用作高阻抗输入。当访问外部程序和数据存储器时,P0口也被作为低8位地址/数据复用。在这种模式下,P0具有内部上拉电阻。在flash编程时,P0口也用来接收指令字节;在程序校验时,输出指令字节。程序校验时,需要外部上拉电阻。
P1口:P1 口是一个具有内部上拉电阻的8 位双向I/O 口,p1 输出缓冲器能驱动4 个TTL 逻辑电平。对P1 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL)。此外,P1.0和P1.2分别作定时器/计数器2的外部计数输入(P1.0/T2)和时器/计数器2的触发输入(P1.1/T2EX),具体如下表所示。在flash编程和校验时,P1口接收低8位地址字节。
表2-1
引脚号 第二功能 P1.0 T2(定时器/计数器T2的外部计数输入),时钟输出 P1.1 T2EX(定时器/计数器T2的捕捉/重载触发信号和方向控制) P1.5 MOSI(在系统编程用) P1.6 MISO(在系统编程用) P1.7 SCK(在系统编程用) P2口:P2 口是一个具有内部上拉电阻的8 位双向I/O 口,P2 输出缓冲器能驱动4 个TTL 逻辑电平。对P2 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电(IIL)。在访问外部程序存储器或用16位地址读取外部数据存储器(例如执行MOVX @DPTR)时,P2 口送出高八位地址。在这种应用中,P2 口使用很强的内部上拉发送1。在使用8位地址(如MOVX @RI)访问外部数据存储器时,P2口输出P2锁存器的内容。在flash编程和校验时,P2口也接收高8位地址字节和一些控制信号。
P3口:P3 口是一个有内部上拉电阻的8 位双向I/O 口,p2 输出缓冲器能驱动4 个TTL 逻辑电平。对P3 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL)。P3口亦作为AT89S52特殊功能(第二功能)使用,如下表所示。在flash编程和校验时,P3口也接收一些控制信号。
表2-2
引脚号 第二功能 P3.0 RXD(串行输入) P3.1 TXD(串行输出) P3.2 (外部中断0) P3.3 (外部中断1) P3.4 T0(定时器0外部输入) P3.5 T1定时器1外部输入) P3.6 (外部数据存储器写选通) P3.7 (外部数据存储器写选通) RST:复位输入。晶振工作时,RST脚持续2 个机器周期高电平将使单片机复位。看门狗计时完成后,RST 脚输出96 个晶振周期的高电平。特殊寄存器AUXR(地址8EH)上的DISRTO位可以使此功能无效。DISRTO默认状态下,复位高电
您可能关注的文档
- 220kv60kv智能变电站电气部分一次设计任务书学士学位论文.doc
- 220kv区域性降压变电所初步设计学士学位论文.doc
- 300吨年对羟基苯甲酸丁酯生产车间工艺设计学士学位论文.doc
- 300万方甘醇型天然气吸收塔设计学士学位论文.doc
- 408型自动灌装压盖联合机酒缸系统设计说明书学士学位论文.doc
- 600m3d电镀废水处理工艺设计学士学位论文.doc
- 2012会计浅论会计人员的职业道德建设学士学位论文.doc
- 2000吨天食品废水处理厂的设计学士学位论文.doc
- 2012楼宇设备控制系统在智能建筑中的应用学士学位论文.doc
- 2014年基于j2me的java游戏扑克豪斯的开发免费学士学位论文.doc
- a00电动轿车车头3d设计及碰撞分析学士学位论文.doc
- bit error rate analysis of cactus technologies sd card products(cactus sd卡产品的比特误码速率分析外文翻译学士学位论文.doc
- b2c电子商务平台的设计与实现学士学位论文.doc
- brt公交管理系统的设计和实现学士学位论文.doc
- bs系统2008612学士学位论文.doc
- ca1061k28l3型载货汽车变速器取力器设计方案说明书学士学位论文.doc
- ca6140车床进给箱设计学士学位论文.doc
- ca6140主轴工艺与夹具设计(含全套cad图纸学士学位论文.doc
- can总线与以太网接口技术研究学士学位论文.doc
- cd1轻型货车后制动器设计学士学位论文.doc
最近下载
- 人教部编版语文小学四年级阅读理解:概括中心(课件).pptx VIP
- 5.1.3数据的直观表示教学设计-2024-2025学年高一上学期数学人教B版(2019)必修第二册.docx VIP
- 2025年秋新冀少版生物7年级上册全册教学课件(新版教材).pptx
- 高速公路路基沉降变形观测实施方案.docx VIP
- 莫言文学课程设计.docx VIP
- 风力发电场电气设计-修改后.ppt VIP
- (正式版)H-Y-T 0288-2020 宗海价格评估方法(报批标准名称:海域价格评估技术规范)(正式版).docx VIP
- 植入式无线供电神经信号采集与刺激系统研发_毕业论文.pdf VIP
- 数据结构(Python版)李冬梅课后习题答案.docx VIP
- 2025版苏教版数学二年级上册全册教学设计教案.pdf
文档评论(0)