两倍增益10位100MSPSCMOS采样保持电路-北京电子科技职业.PDFVIP

两倍增益10位100MSPSCMOS采样保持电路-北京电子科技职业.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
两倍增益10位100MSPSCMOS采样保持电路-北京电子科技职业

维普资讯 第 36卷第 6期 微 电 子 学 Vo1.36。No6 2O06年 12月 M icrDPlPcfrD,lfc Dec.2006 两倍增益 10位 100MSPSCMOS采样 /保持电路 王浩娟,吴霜毅,宁 宁,于 奇,王向展,范 龙 (电子科技大学 微电子与固体电子学院,四川 成都 610054) 摘 要:提出了一种两倍增益高线性、高速、高精度采样 /保持电路。该采样/保持电路通过对输 入信号实现两倍放大,改善 了高频非线性失真;一种新型的消除衬底偏置效应的采样开关,有效地 提高了采样的线性度;高增益和宽带宽的折叠共源共栅运算放大器保证了采样/保持电路的精度和 速度。整个 电路以0.35gmAMSSiCMOS模型库验证。模拟结果显示,在输入信号为49.21875 MHz正弦波,采样频率为 lOOMHz时,增益误差为70.9ttV,SFDR可达到84.5dB。 关键词: 采样/保持电路;非线性;衬底偏置效应 中图分类号:TN432 文献标识码: A 文章编号:1004—3365(2006)06—0802—04 A 10一Bit100MSPSCMOSSample-and—HoldCircuitwithDoubleGains WANGHao-juan,WUShuang—yi,NINGNing,YUQi,WANGXiangzhan,FANLong (hoolofMicroeleg andSo1.Sta.E}ectfo,Univ.ofElectro Sci.andTechnol oJChina,Chengdu,Sichuan610054,P.R.China) Abstract: A highlinearity,highspeedandhighresolutionsample-and-holdcircuitwithdoublegainsisproposed. Thecircuitimproveshighfrequencynonlineazdistortion bydoubleamplifyinginputsignals,A novelsampling switchcapableofeliminatingsubstratebiaseffectisusedtoincreasethesamplinglinearity.A foldedcascodeopera— tionalamplifierwithhighIX;gainandunitygainfrequencyisdesignedtomaintaintheresolutionandsettlingtimeof thesample~and—holdcircuit,Simulation,whiLisperformedinCadenceenvironmentwitho.35且m AMSSiCM()S models,showsthatthecircuithasagainerrorof70.9gV andanSFDRuptO84.5dBat100MHzsamplingrate with49.21875MHzinputsinewaves. Keywords: Sample-and—holdcircuit;Nonlinearity;Substratebiaseffect EEACC: 2570D 样/保持电路线性度提高的关键因素。传统上,通常 1 引 言 采用以下方法减小MOS管的非线性误差:增加低 阈值电压管的电路_1],栅压提高技术l2],以及开关自 近年来,A/D转换器在工艺、结构、性能上都有

文档评论(0)

170****0571 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档