混合信号电路板设计规范.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高速 PCB 设计指南之六 第一篇 混合信号电路板的设计准则 模拟电路的工作依赖连续变化的电流和电压。数字电路的工作依赖在接收端根据预先定 义的电压电平或门限对高电平或低电平的检测,它相当于判断逻辑状态的“真”或“假” 。在数 字电路的高电平和低电平之间,存在“灰色”区域,在此区域数字电路有时表现出模拟效应, 例如当从低电平向高电平(状态)跳变时,如果数字信号跳变的速度足够快,则将产生过冲和 回铃反射现象。 对于现代板极设计来说,混合信号 PCB 的概念比较模糊,这是因为即使在纯粹的“数字” 器件中,仍然存在模拟电路和模拟效应。因此,在设计初期,为了可靠实现严格的时序分配, 必须对模拟效应进行仿真。实际上,除了通信产品必须具备无故障持续工作数年的可靠性之 外,大量生产的低成本/高性能消费类产品中特别需要对模拟效应进行仿真。 现代混合信号 PCB 设计的另一个难点是不同数字逻辑的器件越来越多,比如 GTL、 LVTTL 、LVCMOS 及 LVDS 逻辑,每种逻辑电路的逻辑门限和电压摆幅都不同,但是,这 些不同逻辑门限和电压摆幅的电路必须共同设计在一块 PCB 上。在此,通过透彻分析高密 度、高性能、混合信号 PCB 的布局和布线设计,你可以掌握成功策略和技术。 一、混合信号电路布线基础 当数字和模拟电路在同一块板卡上共享相同的元件时,电路的布局及布线必须讲究方 法。图 1 所示的矩阵对混合信号 PCB 的设计规划有帮助。只有揭示数字和模拟电路的特性, 才能在实际布局和布线中达到要求的 PCB 设计目标。 图 1:模拟和数字电路:混合信号设计的两个方面 在混合信号 PCB 设计中,对电源走线有特别的要求并且要求模拟噪声和数字电路噪声 相互隔离以避免噪声耦合,这样一来布局和布线的复杂性就增加了。对电源传输线的特殊需 求以及隔离模拟和数字电路之间噪声耦合的要求,使混合信号 PCB 的布局和布线的复杂性 进一步增加。 如果将 A/D 转换器中模拟放大器的电源和 A/D 转换器的数字电源接在一起,则很有可 能造成模拟部分和数字部分电路的相互影响。或许,由于输入/输出连接器位置的缘故,布 局方案必须把数字和模拟电路的布线混合在一起。 在布局和布线之前,工程师要弄清楚布局和布线方案的基本弱点。即使存在虚假判断, 大部分工程师倾向利用布局和布线信息来识别潜在的电气影响。 二、现代混合信号 PCB 的布局和布线 下面将通过 OC48 接口卡的设计来阐述混合信号 PCB 布局和布线的技术。OC48 代表 光载波标准 48 ,基本上面向 2.5Gb 串行光通讯,它是现代通讯设备中高容量光通讯标准的 一种。OC48 接口卡包含若干典型混合信号 PCB 的布局和布线问题,其布局和布线过程将指 明解决混合信号PCB 布局方案的顺序和步骤。 图2 :OC48 接口卡的逻辑 如图 2 所示,OC48 卡包含一个实现光信号和模拟电信号双向转换的光收发器。模拟信 号输入或输出数字信号处理器,DSP 将这些模拟信号转换为数字逻辑电平,从而可与微处 - 1 - 理器、可编程门阵列以及在 OC48 卡上的 DSP 和微处理器的系统接口电路相连接。独立的 锁相环、电源滤波器和本地参考电压源也集成在一起。 其中,微处理器是一个多电源器件,主电源为 2V,3.3V 的I/O 信号电源由板上其他数 字器件共享。独立数字时钟源为 OC48 I/O、微处理器和系统 I/O 提供时钟。 经过检查不同功能电路块的布局和布线要求,初步建议采用 12 层板,如图 3 所示。微 带和带状线层的配置可以安全地减少邻近走线层的耦合并改善阻抗控制。第一层和第二层之 间设置接地层,将把敏感的模拟参考源、CPU 核和 PLL 滤波器电源的布线与在第一层的微 处理器和 DSP 器件相隔离。电源和接地层总是成对出现的,与 OC48 卡上为共享 3.3V 电源 层所做的一样。这样将降低电源和地之间的阻抗,从而减少电源信号上的噪声。 要避免在邻近电源层的地方走数字时钟线和高频模拟信号线,否则,电源信号的噪声 将耦合到敏感的模拟信号之中。 要根据数字信号布线的需要,仔细考虑利用电源和模拟接地层的开口(split),特别是在 混合信号器件的输入和输出端。在邻近信号层穿过一开口走线会造成阻抗不连续和不良的传 输线回路。这些都会造成信号质量、

文档评论(0)

xiaofei2001128 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档