微机80x86pentium微处理器.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机80x86pentium微处理器

8086的内部结构 8086的指令执行过程 指令队列 串行和并行方式的指令流水线 串行工作方式: 控制器和运算器交替工作,按顺序完成 上述指令执行过程。 并行工作方式: 运算器和控制器可同时工作。 串行工作方式 8088以前的CPU采用串行工作方式: 并行工作方式 8088CPU采用并行工作方式 3. 8086CPU指令的流水线 8086 CPU包括两大部分:EU和BIU BIU不断地从存储器取指令送入指令队列,EU不断地从指令队列取出指令执行 EU和BIU构成了一个简单的2工位流水线 指令队列是实现流水线操作的关键(类似于工厂流水线的传送带) 新型CPU将一条指令划分成更多的阶段,以便可以同时执行更多的指令 存储器分段 ? 8086系统存储器分段示意图 逻辑地址 段基地址和段内偏移组成了逻辑地址 段地址 偏移地址(偏移量) 格式为:段地址:偏移地址 物理地址=段基地址×16+偏移地址 默认段和偏移寄存器 8086规定了访问存储器段的规则: 此规则定义了段地址寄存器和偏移地址寄存器的 组合方式,其默认规则如下表: [例]: 已知CS=1055H,DS=250AH,ES=2EF0H,SS=8FF0H, DS段有一操作数,其偏移地址=0204H, 1)画出各段在内存中的分布 2)指出各段首地址 3)该操作数的物理地址=? 逻辑段的分配 等待状态Tw的插入 三态缓冲器(三态门) 具有单向导通和三态的特性 常用接口芯片介绍 74LS244 双4位单向缓冲器 分成4位的两组 每组的控制端连接在一起 控制端低电平有效 输出与输入同相 双向三态缓冲器 具有双向导通和三态的特性 常用接口芯片介绍Intel 8286 8位双向缓冲器 控制端连接在一起, 低电平有效 可以双向导通 输出与输入同相 常用接口芯片介绍74LS245 8位双向缓冲器 控制端连接在一起, 低电平有效 可以双向导通 输出与输入同相 D触发器 常用接口芯片介绍 74LS273 具有异步清零的 TTL上升沿锁存器 三态缓冲锁存器(三态锁存器) 常用接口芯片介绍 带三态缓冲的8位数据锁存器8282 Intel 8282 具有三态输出的 TTL电平锁存器 STB 电平锁存引脚 OE* 输出允许引脚 常用接口芯片介绍 74LS373 具有三态输出的 TTL电平锁存器 LE 电平锁存引脚 OE* 输出允许引脚 最大模式 最大模式——可支持多处理器 大多数控制信号是由总线控制器8288对S0#、S1#、S2#三个信号译码得到,如DT/R#、ALE、DEN#、IOR#、IOW#、MEMR#、MEMW#信号。DB和AB的构成基本同最小模式。 PC/XT机的总线采用了最大模式,但有三点区别: 地址总线驱动用2个74LS373和1个74LS244代替3个8282; 数据总线驱动用74LS245代替8286; 支持DMA传送。 常用接口芯片介绍 8286(或74LS245)是8位总线驱动器(双向) T是控制收发方向的输入控 制信号: T=1,A→B; T=0,B→A; OE=0,输出允许信号; OE=1,8086是高阻。 8286可以提供32mA驱动。 常用接口芯片介绍 带三态的8位双向数据缓冲器8286 ● 2.2.2 80386 微处理器 8086在最小模式下的系统构成 1.工作电路 2.2 8086CPU的工作时序 CPU的20根地址信号线通过3片8282锁存器与系统的地址总线相连。 16位数据线通过两片8286双向总线驱动器连接到系统的数据总线上。 小系统所需的全部控制信号由CPU直接产生,可直接接入总线。 教学进程 8086 CPU MX / MN V CC (+5 V) ALE CLK READY BHE RESET A 19

文档评论(0)

f8r9t5c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档