- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理第18讲虚拟存储器
盛建伦 jlsheng@ * * 计算机组成原理 Principles of Computer Organization 广义双语教学课程 09/skyclass25/ 青岛理工大学 校级精品课程 /ec/C84/ 盛建伦 jlsheng@ 实验课题3 控制器部件设计 实验内容: 按照题目要求设计计算机控制器各主要部件的逻辑,决定外部的端口(名称、有效电平)和内部各元件的连接,画出系统框图和逻辑图,设计仿真数据,用VHDL编程和仿真。 一、主要元件设计 1.程序计数器 功能要求:8位二进制计数器,同步并行置数,同步复位(清零),三态输出。 提示:注意程序计数器的“加一”功能。 2.数据寄存器 功能要求:8位,同步并行置数,双向三态输出。 3.地址寄存器 功能要求:8位,同步并行置数,三态输出。 (2学时) 实验课题3 控制器部件设计 实验内容: 一、主要元件设计 4.指令寄存器 功能要求:8位,同步并行置数。 5.指令译码器 功能要求:3-8译码器。 二、仿真 设计仿真波形数据,要考虑到所有可能的情况。在实验报告中必须清楚说明仿真波形数据是怎样设计的。 第 7 章 存储系统 (3) Chapter 7 Storage System Virtual memory is a computer system technique which gives an application program the impression that it has contiguous working memory, while in fact it may be physically fragmented and may even overflow on to disk storage. Systems that use this technique make programming of large applications easier and use real physical memory (e.g. RAM) more efficiently than those without virtual memory. 虚拟存储器指的是“主存-辅存”层次。它能使该层次具有辅存的容量,接近于主存的等效速度和辅存的每位成本。它使得程序员可以按比主存大得多的虚存空间编制程序。 对于大的程序,可以先分配少数几个页面,将该程序的一部分装入主存。在运行中间,发生缺页时再按需陆续调入。只要主存容量大于某个最小值,不论机器配备多大容量的主存,程序可不必作任何修改照样能运行。 主存实际容量的大小会影响系统工作的效率和解题速度。 虚拟存储系统的设计目标是:设法获得主存储器的最佳使用,形成一个高性能、低价格的大容量存储器。 虚拟存储器的管理方法有:页式、段式和段页式。 §7.3 虚拟存储器 (Virtual Memory) 虚拟存储器的地址映象(或称定位算法)是指每个虚页按什么规则(算法)装入(定位于)实存,地址变换是指程序按照映象关系装入实存后,在程序运行时虚地址如何变换成对应的实存地址。 当处理机发出访存地址时,首先进行虚地址到主存实地址的映象变换,如果出现页故障,再进行虚地址到辅存实地址的映象变换。 虚地址到主存实地址的地址映射变换有:直接映射,相联映射,组相联映射,段相联映射等。 虚拟存储器和Cache-主存层次的管理原则基本相同。把程序中常用的页(块)驻留在较高速的存储器中。一旦某页变的不常用了,则把它替换出去。 当CPU访问主存不命中时,必须从辅存把包含这个字的1个数据块传送到主存,然后,CPU才能在主存中访问到这个字。若传送该数据块的时间为TB, TA2= TB + TM 则 “主存-辅存”层次的平均访问时间 TA= H·TA1 +(1—H)·TA2 = H·TM +(1—H)·(TB + TM) = TM +(1—H)·TB Embedded systems and other special-purpose computer systems which require very fast, very consistent response time do not generally use virtual memory. Almost all implementations of virtual memory
文档评论(0)