- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
A4唐电信2012校园招聘硬件笔试题及答案
软核、固核、硬核
软核:把功能经过验证的、可综合的、实现后电路结构总门数在5000门以上的Verilog HDL模型称之为软核,而把由软核构成的器件成为虚拟器件。
固核:把在某一种FPGA器件上实现的,经过验证是正确的,且总门数在5000门以上的电路结构编码文件,称之为固核。
硬核:把在某一种ASIC工艺器件上实现的,经过验证是正确的,且总门数在5000门以上的电路结构版图掩模,称之为硬核。
英文缩写解释
PCB 印刷电路板
RTC 实时时钟芯片
FPGA 现场可编程门阵列
ASIC 特定用途集成电路/专用集成电路
DMA 直接内存存取
DSP 数字信号处理器
FIFO 先入先出队列
KCMR 共模抑制比
GSM 全球移动通信系统
OTA 空中下载
IRQ Interrupt ReQuest 中断请求
USB Universal Serial Bus 通用串行总线
VHDL 硬件描述语言
Hold Time和Setup Time的概念
建立时间()是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器保持时间()是指在触发器的时钟信号上升沿到来以后,数据稳定不变的时间,如果保持时间不够,数据同样不能被打入触发器。
setup和hold time violation,画图说明,并说明解决办法?
首先来看setup time,其正常工作要满足公式Tclk Tcq + Tcomb + Tsetup–Tskew。
如果出现了setup violation上面的公式变成Tclk Tcq + Tcomb + Tsetup–Tskew。
我们分两种case来考虑出现的setup violation
1. 设计电路的过程中
在设计时,可以看到,上面的式子中,我们有3个变量可以来操作,Tclk, Tcomb, Tskew
1)这里首先的想法是增大Tclk,就是降低系统的工作频率此时就可以令式子满足条件,但是往往这个是不科学的,一般都是最后才想到要降低系统时钟频率来来满足setup time
2)减小Tcomb,具体就像什么pipeline或者是在不改变逻辑功能的前提下,改变成其他样式的组合逻辑,进行组合逻辑的优化,或者是改变扇出系数使得延时减小,或者是增大cell的尺寸来使得延时减小都是可以施行的措施。
3)增大Tskew,就是在时钟路径上插入buffer来使得Tskew变大,当然是在不影响hold timing的情况下。
2. 芯片回来了
看上面的式子,在芯片回来时,我们能改变的就只有Tclk,相当于我们只能使得工作频率降低,来使得setup violation消除。
首先来看hold time,其正常工作要满足公式Thold Tcq + Tcomb – Tskew。
如果出现了hold violation上面的公式变成Thold Tcq + Tcomb - Tskew。
此时电路的hold不被满足,还是分两种case来讨论
1. 设计电路的过程中
对于上面的式子,有两个变量可以操作,就是Tcomb和Tskew
1)增大Tcomb,那么能做的就是在data path上面插入buffer来增加组合逻辑延时,但是相对的,当你插入buffer增大延时的时候,相应的setup time就会变差,相当于是一个tradeoff了。所以通常这不是一个最好的选择。
2)减小Tskew,这个方法通常都依赖于PR工程师了,所以一般都是在PR的时候来修正hold time。
2. 芯片回来了看看上面的式子,你手上还有牌可出么?没有,所以在流片回来时,如果hold violation出现,那么你就什么都做不了了。所以才说hold violation要比setup violation更可怕。但是另一方面,你也可以给芯片提供一个ss的条件(当然只是一个临时的权宜之策),比如给芯片一个低电压,高温来使得芯片的延时都变大,避过hold violation,没准可以测试一下基本功能。电平关系,必须保证在各自的电平范围内工作,否则,不能满足正常逻辑功能,严重时会烧毁芯片驱动能力,必须根据器件的特性参数仔细考虑,计算和试验,否则很可能造成隐患,在电源波动,受到干扰时系统就会崩溃时延特性,在高速信号进行逻辑电平转换时,会带来较大的延时,设计时一定要充分考虑其容限。SRAM、DRAM、SDRAM、FLASH
ROM和RAM指的都是半导体存储器,ROM是Read Only Memory的缩写,RAM是Random Access Memory的缩写。ROM在系统停止供电的时候仍然可以保持数据,而RAM通常都是在掉电之后就丢失数据,典型的RAM就是
您可能关注的文档
- 2016年度全国注册土木工程师港口与航道工程执业资格考试专业考试主要工程技术标准及文件清单.doc
- 2016年江苏省南京市中考化学试卷解析版.doc
- 2016年河南省许昌市中考数学二模试卷含答案解析word版.doc
- 2016年泉州市中考考试说明物理.doc
- 2016年河北省衡水中学高考物理信息卷二Word版含解析.doc
- 2016年浙江省宁波市高考历史二模试卷解析版.doc
- 2016年济南物理市中区二模试题及答案精编版.doc
- 2016年江西省“振兴杯”技能竟赛数控车技术文件学生组.doc
- 2016年浙大远程教育工程造价确定与控制在线作业及答案.docx
- 2016年浙江省普通高等学校招生统一考试理科综合物理word版解析版.doc
文档评论(0)