程 控 交 换 技 术第章.ppt

  1. 1、本文档共83页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
程 控 交 换 技 术第章

本 章 重 点 理解数字交换的原理 熟悉时分接线器和空分接线器的交换原理 了解串/并、并/串变换电路原理 掌握三级数字交换网络的交换原理 重点掌握T-S-T网络   2. S接线器的工作方式   S接线器的工作方式也分输出控制方式和输入控制方式。每一个控制存储器(CM)控制同号输出端的所有交叉接点,叫做输出控制;每一个控制存储器(CM)控制同号输入端的所有交叉接点,叫做输入控制。表3.1给出了两种控制方式的比较。 3.2 数字交换网络的接续原理 表3.1 S接线器的工作方式 3.2 数字交换网络的接续原理 图3-20 S接线器的工作方式 (a) 输出控制方式;(b) 输入控制方式 3.2 数字交换网络的接续原理   其交换过程分两步进行:第一步,CPU根据路由选择结果,在CM的相应单元内写入输入(出)线序号;第二步,在CP控制下,按时隙顺序读出CM相应单元的内容,控制输入线与输出线间的交叉接点的闭合。 3.2 数字交换网络的接续原理 【例3.2】 某S接线器的HW线时隙复用度为512,交叉矩阵为32 × 32,问: ① 有多少个交叉接点信道?② 需要多少个控制存储器?③ 每个控制存储器有多少个单元?④ 每单元内的字长是几位? 解:① 有1024个交叉接点信道;② 需要32个控制存储器;③ 每个控制存储器有512个单元;④ 每单元内的字长是5位。 3.2 数字交换网络的接续原理   针对S接线器的讨论有以下几点说明:   (1) S接线器按空间开关时分方式工作,矩阵中的交叉接点状态每时隙更换一次,每次接通的时间是一个TS,即3.9 us。从这个意义上理解,S接线器虽是一种空分接线器,却具有“时分”的含义。   (2) S接线器在每一时隙不允许矩阵中一行或一列同时有两个以上的交叉接点闭合,否则会造成串话。   (3) 矩阵中的每8条并行输入线在任何时刻必须选相同的输出线,因此可由同一个控制存储单元控制。   3.2 数字交换网络的接续原理 (4) 对于一个HW线为一次群的N × N空间接线器,其控制存储器的容量应为 32?×?N?×?log2?N (bit) (其中,N为2的整次幂)   例如,某S接线器采用8?×?8矩阵,每条输入HW线为二次群复用,则S接线器控制存储器的容量应为128?×?8?×?log2?8?=?3072 bit。 (3.9) 3.2 数字交换网络的接续原理   3. S接线器的数字电路实现原理   1) 交叉接点矩阵的逻辑控制电路   S接线器的交叉接点矩阵由若干电子选择器芯片组成,如图3-21所示即为一个8?×?8电子交叉接点矩阵,它由8片8选1电子选择器芯片构成。 3.2 数字交换网络的接续原理   (4) 话音信号在SM中存放的时间最短为3.9 μs,最长为125 μs。   (5) CM各单元的数据在每次通话中只需写一次。   (6) 对输出控制而言,当CM第K个单元中的值为j时,输入的第j时隙将被转移到输出的第k时隙。由此引起的延时为 D?= k?-j(TS) 例如,当k?=?3,j = 1时,信号交换的延时为 D =3?-1 = 2(TS) = 7.8 μs 再如,当k?=?1,j = 3时,信号交换的延时为 D =(32?-j)?+ k?=?(32?-3)?+ 1?= 30TS = 117 μs 3.2 数字交换网络的接续原理   3. 话音存储器(SM)和控制存储器(CM)的数字电路实现原理   在分析SM、CM的数字电路时要用到时钟(CP)、定时脉冲(A0~A7)和位脉冲(TD0~TD7)的有关知识。图3-10是由时钟(CP)形成的8条HW线所需要的定时脉冲(A0~A7)和位脉冲(TD0~TD7)的波形。 3.2 数字交换网络的接续原理 图3-10 形成定时脉冲(A0~A7)和位脉冲(TD0~TD7)的波形 3.2 数字交换网络的接续原理  1) 话音存储器(SM)的数字电路实现原理   SM的数字电路实现原理如图3-11所示,该电路由存储器RAM、写入与门、读出与门、或门、反相器等读/写控制电路组成。该电路是按输出控制方式设计的。 3.2 数字交换网络的接续原理 图3-11 话音存储器的数字电路实现原理 3.2 数字交换网络的接续原理   当CM无输出时,B0~B7全为“0”,或门输出为0,此时RAM的R/W?=?0,RAM处于写状态。“读出控制”为0,关闭读出地址B0~B7的与门;“写入控制”为1,打开写入地址A0~A7的与门。根据定时脉冲A0~A7组合的256个地址,在位脉冲TD0~TD7控制下按顺序将D0~D7 8位并行码(话音信

文档评论(0)

docman126 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档