数字电路逻辑设计课后习题答案第四节.pdfVIP

数字电路逻辑设计课后习题答案第四节.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4-1 解: 就功能而言,有RS触发器、D触发器、 JK触发器、T触发器和T’触发器等五种类 型;就电路结构形式而言,有钟控触发 器、维持-阻塞触发器、边沿触发器、主 从触发器等四种类型。 其中,维持-阻塞 触发器、边沿触发器、主从触发器属于 无空翻的电路结构。 空翻指的是在一个时钟脉冲作用下,触 发器的状态发生了两次或两次以上的翻 转现象。 4-2 解: 钟控触发器:CP高电平触发。在CP=1期间,输入 端状态改变时,触发器的输出状态也相应改变;若 在CP=1期间输入信号多次发生变化,则触发器的 状态可能会发生多次翻转,也就是产生了空翻。 维持-阻塞触发器:CP上升沿触发,仅在CP上跳时 接收输入信号并可能改变状态,所以在一个时钟脉 冲作用下,该触发器最多在CP上升沿改变一次状 态,不会产生空翻。 4-2 (续) 边沿触发器:CP上升沿触发或者CP下降沿触发,仅 在CP上跳或者下跳时接收输入信号并可能改变状 态,一般集成电路中的边沿触发器多是采用下降沿 触发器方式。同样,这种触发器不会产生空翻。 主从触发器:在CP=1期间主触发器接收输入信号并 改变状态,而从触发器被封锁,状态保持不变;在 CP下降沿从触发器接收主触发器状态,并在CP=0 期间保持不变,而主触发器被封锁,状态保持不变。 这种触发器也不会产生空翻现象。 4-3 解: 边沿触发器在CP下跳时接收输入信号并可能 改变状态。 主从触发器CP下降沿从触发器接收主触发器 状态,并在CP=0期间保持不变,而主触发 器被封锁,状态保持不变。 4-4 解: 由两个或非门组成的基本触发器可以看出: n+1 n 当R =S =0时,触发器状态保持不变,即Q =Q ; D D n+1 Qn+1 0 当R =0、S =1时,Q =1, ,触发器置1; D D n+1 Qn+1 1 当R =1、S =0时,Q =0, ,触发器置0; D D n+1 n 当R =S =1时,Q =Q =0,若同时跳变为0,则出现状态不定的 D D 情况。 将以上分析结果用表格的形式列出,得到该基本触发器的状态转 移真值表如下 RD SD Qn+1 0 0 Qn 0 1 1 1 0 0 1 1 不允许 4-4(续) 利用卡诺图,进行合并简化,得到该基本触发器的状态方程为: ⎧⎪ Q n +1 S =+ R Q n ⎨ D D

文档评论(0)

0520 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档