- 3
- 0
- 约1.15万字
- 约 87页
- 2017-06-22 发布于广东
- 举报
第2章内部资源介绍
第2章 内部资源介绍 2.1 基本结构 1、引脚 2.1 基本结构 1、引脚 2.1 基本结构 1、引脚 2.2 总线结构 总线结构是各种微处理器芯片的总干道,它的性能(响应速度、位宽、负载能力等)在很大程度上决定了微处理器芯片的性能。 其中内部地址总线分为了三条总线: ●程序读地址总线(PAB),提供访问程序存储器的地址; ●数据读地址总线(DRAB),提供从数据存储器读取读取数据的地址; ●数据写地址总线〔DWAB),提供写数据存储器的地址。 内部数据总线也对应分为三条总线: ●程序读数据总线(PRDB),载有从程序存储器读取的指令代码、立即数以及表格信息等,并传送到CPU; ●数据读数据总线(DRDB) 将数据存储器的数据传送到CPU; ●数据写数据总线(DWDB),将处理后的数据传送到数据存储器和程序存储器。 总线结构有以下特点: 具有分离的程序总线和数据总线,允许CPU同时访问程序指令和数据存储器; 具有独立的数据读/写地址总线(DBAB/DWAB)和数据读/写总线(DRDB/DWDB),使得对数据存储器的读、写访问可在同一机器周期内完成; 分离的程序和数据空间及独立的总线结构,这种并行机制可以支持CPU在单机器时钟内并行执行算术、逻辑和位处理操作等。例如,数据在作乘法时,前面的乘积可以加给ACC,与此同时,产生—个新的地址。 2.3 中央处理单元(
原创力文档

文档评论(0)