- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路讲义-第七章w2-2013
第七节、算术/逻辑运算单元(ALU) 图7-37 4位算术/逻辑运算单元(74LS181) 第七节、算术/逻辑运算单元(ALU) 第七节、算术/逻辑运算单元(ALU) 例:用ALU设计4位 2选1原码/反码发生器 第七节、算术/逻辑运算单元(ALU) 第七节、算术/逻辑运算单元(ALU) 图7-39用ALU实现4位2选1原码/反码发生器 第七节、算术/逻辑运算单元(ALU) 第七节、算术/逻辑运算单元(ALU) * * 第四节 减法电路 一、全减器 表达式:D= BO= (b) 逻辑符号 第四节 减法电路 一、全减器 没有全减器 表达式变换: D= BO= 第四节 减法电路 一、全减器 (b) 逻辑符号 注意: 这里B、BI和BO 均为低电平有效 一、全减器 二、利用2’补码相加的减法电路 二、利用2’补码相加的减法电路 级联 二、利用2’补码相加的减法电路 加减通用 符号位M的作用 有效位数??? 三、BCD码的减法电路 Y3Y2Y1Y0×X3X2X1X0= P7P6P5P4P3P2P1P0 第五节 乘法电路 一、组合式 乘法器 第五节 乘法电路 一、组合式乘法器 组合式乘法器 相当于移位加 4位可控加法器 第五节 乘法电路 一、组合式乘法器 一、组合式乘法器 例7-11 试设计两位二进制乘法器电路 纯组合电路 第五节 乘法电路 二、表格式乘法器 绝大多数情况 是利用存储器储存计算结果 二、表格式乘法器 特点:计算速度快、但是容量太大。例:8位×8位 乘法器的并行扩展结构 例:两个8位数相乘 A×B 模仿两个两位 16进制数相乘 四、比例乘法器 问题的提出:直流电机的控制 比例乘法器是一种分数乘法电路,它是在输入Ni个时钟脉冲时,可按预定比例输出No个时钟脉冲: CPIN CPOUT1 CPOUT2 四、比例乘法器 实例电路分析 四、比例乘法器 CP=1,选通门G1有输出, CP=0,输出为0 关键: 进几个脉冲 出几个脉冲 四、比例乘法器 四、比例乘法器 有误 四、比例乘法器 四、比例乘法器 例:Y0=? D1D0/100 串联级联 四、比例乘法器 例:Y=? (7/10)X(18/64)=63/320 总输出 Y=719/1000 最低位 Y=7/10=700/1000 次低位 Y=1/10,10/1000 最高位 Y=9/10,9/1000 并联 级联 注意: 高位总是 在低位的 空位输出 第六节、除法电路1001 组合电路: 依除法算式 设计 第六节、除法电路 时序电路1001 商 计算步骤: 1、清零 2、被除数-除数 如够减,计数器加1 3、余数-除数 够减,计数器加1 4、重复3到不够减 补码加 存在的 问题? 第七节、算术/逻辑运算单元 (ALU—Arithmetic and Logic Uint)
文档评论(0)