电话卡代拨器的设计.docx

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电话卡代拨器的设计

天津大学网络教育学院专科毕业论文题目:电话卡代拨器的设计完成期限:2016年1月8日 至2016年4月20日学习中心:专业名称:学生姓名:褚梅林学生学号:132092433048指导教师:刘伯颖电话卡代拨器的设计1.设计的目的和任务1.1设计任务设计一个自动重复拨号器电路;工作电源Vcc为+5V;可用集成电路 74LS161,74LS150,74LS90,74LSl60,74LS290等;可用共阳或共阴七段LED数码管。1.2设计要求①设计一个自动重复拨号器电路。当按下拨号键后,该电路能自动地、重复地输出一个11位的手机号码(本课题用学生本人的手机号,小灵通、固定电话号前加拨027)。并用数码管显示该号码。显示的数码清晰明亮,无闪烁。②选择电路方案,完成对确定方案电路的设计。计算电路元件参数与元件选择、并画出总体电路原理图,阐述基本原理。用EWB或其他软件完成仿真。制作出实物。③按规定格式写出课程设计报告书。2.组成模块本设计包括:秒脉冲产生模块、计数模块、译码模块、显示模块。2.1 秒脉冲产生模块利用555定时器制作多谐振荡器,产生1HZ的秒脉冲信号。2.2 计数模块计数模块是在秒脉冲的激励下进行循环计数,本设计中要实现11个数字循环,即从0至10又变为0反复循环计数。所用芯片是十六进制计数器74LS161。2.3 译码模块 译码模块实现计数与输出数据之间的转换,即译码功能。可以通过译码器或者数据选择器两种方案实现。输出不同的手机号码就在这一模块实现。2.4 显示模块 显示模块是将译码模块的输出显示出来,译码模块的输出送入74LS48显示译码,通过七段数码管显示输出数据。3.单元电路的设计及原理3.1秒脉冲3.1.1 秒脉冲电路图3-1-1 秒脉冲发生电路(1)充电过程:充电时间:放电过程:放电时间:脉冲周期:=所以,脉冲频率 (2)由555振荡器公式 脉冲频率f=,要产生1HZ秒脉冲,则(R1+2R2)C2=1.43,令R1=R2=20kΩ, C2=23.8uf, 接入整体电路对脉冲频率进行调整,使其接近1HZ,调整得R1=20kΩ, R2=20kΩ, C2=22uf.3.1.2 秒脉冲电路的工作原理 图3-1-2(a) 555定时器内部结构如图3-1-1与3-1-2(a),由555定时器和外接元件R1,R2, C2构成多谐振荡器,脚2与脚6直接相连。电路没有稳态,仅存在两个暂稳态,电路亦不需要外接触发信号,利用电源通过R1、R2向C2充电,以及C2通过R2放电,使电路产生振荡。电容C在和之间充电和放电,从而在输出端得到一系列的矩形波,对应的波形如图3-1-2(b)所示。图3-1-2(b) 多谐振荡波形3.2 计数模块用74LS161芯片实现计数,要拨出的手机号码是11位,故需要11进制计数器,利用清零法将74LS161设置为11进制计数器,74LS161为异步清零,采样值为11。3.2.1 计数过程如图3-2-1,(QDQCQBQA)=0000 图3-2-1状态图3.2.2 计数电路74ls161为异步清零,采样值为11。故取QA,QB,QD三与非清零。图3-2-2 外部清零和开始控制3.3译码模块3.3.1 译码 译码即计数与输出数据之间的转换:QD QC QB QA输出(十进制)(二进制输出) Y3 Y2 Y1 Y0 0 0 0 0 1 0 0 0 1 0 0 0 130 0 1 1 0 0 1 00 0 0 0 00 0 1 13 0 0 1 10 1 0 07 0 1 1 10 1 0 11 0 0 0 10 1 1 08 1 0 0 00 1 1 14 0 1 0 01 0 0 030 0 1 11 0 0 15 0 1 0 11 0 1 09 1 0 0 11 0 1 1图3-3-1 真值表 由真值表: 3.3.2译码模块电路图 根据真值表所得输出数据的表达式连接电路实现译码模块电路有两个方案:1. 用译码器实现;用4-16线译码器74LS154实现,译码器在输入地址信号QD,QC,QB,QA的控制下,由与非门控制输出。电路图如图3-3-2(a)所示图3-3-2(a)用74154 实现的译码模块2. 用数据选择器实现;用16选一数据选择器实现,数据选择器在输入的地址信号QD,QC,QB,QA的控制下,从16路输出中选择一路输出。电路图如图3-3-2(b

您可能关注的文档

文档评论(0)

2017ll + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档