网站大量收购独家精品文档,联系QQ:2885784924

第三章_2016.pptx

  1. 1、本文档共45页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第三章 8086/8088微处理器的结构与功能;——表现为;3.1 8086/8088的外部结构;8086 CPU引脚;8086 CPU 可在两种模式下工作; AD15~AD0(Address/Data);(2) 读写控制引脚;M/IO、WR 和 RD 是最基本的控制信号。组合后,控制4种基本的总线周期;DEN(Data Enable) ;BHE/ S7(Bus High Enable);(3) 中断请求和响应引脚;NMI(Non-Maskable Interrupt) ;此时CPU的地址总线、数据总线及具有三态输出能力的控制总线将全面呈现高阻,使总线请求设备可以顺利接管总线;Vcc;当CPU执行WAIT指令时,他将在每个时钟周期 对该引脚进行测试:如果无效,则程序踏步并继续测试;如果有效,则程序恢复运行,也就是说,WAIT指令使CPU产生等待,直到引脚有效为止;第三章 8086/8088微处理器的结构与功能;一、内部结构;1. 总线接口单元(BIU);2. 执行单元(EU);二、8086/8088 CPU的寄存器组织;AL;2. 段寄存器;3. 控制寄存器;状态标志;PF(Parity Flag)奇偶标志???如果操作结果的低8位中含有偶数个1,PF=1,否则PF=0。 ;控制标志;TF(Trap Flag)陷井标志。;第三章 8086/8088微处理器的结构与功能;一、 存储器地址空间与数据存放格式; 存储器内两个连续的字节定义为一个字,一个字中的每个字节都有一个字节地址。每个字的低字节(低8位)存放在低地址中,高字节(高8位)存放在高地址中。字的地址指低字节的地址。各位的编号方法是最低位(LSB)为位0,一个字节中,最高位(MAS)编号为位7。一个字中最高位的编号为位15。 这些约定如下所示: ;字数据在存储器中存放的格式如下图所示: ;(1)为什么要分段?;;一个段的起始地址的高16位自然数为该段的段地址。显然,在1MB的存贮空间中,每个相邻的两个段地址之间相隔16个存贮单元。 ;(3)物理地址的形成;……;② 段内偏移地址由下列地址寄存器提供:;例1:;(4)信息的分段存储与段寄存器的关系;访问存储器类型;……;3.3 8086/8088的存储器和I/O组织;A0;∴ 在PC机中,I/O端口地址范围:;第三章 8086/8088微处理器的结构与功能

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档