- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微处理器的嵌入式以太网设计
基于 OR1200 微处理器的嵌入式以太网设计
Design of Embedded Ethernet Based on OR1200 microprocessor
(山东科技大学)焦汉明陈新华 张德学
JIAO HANMING CHEN XINHUA ZHAN GDEXUE
摘要:嵌入式系统与 Internet 网络结合一直是国内外研究的热点,本人结合嵌入式以太网
的发展现状和在研项目,提出了一种基于开源 32 位 OR1200 微处理器的嵌入式以太网网关
的解决方案。系统采用软硬件协同的设计思想,在构建的OR1200 平台上移植了 μC/ OS- Ⅱ
操作系统,加入了 μC/TCP-IP 协议栈,添加网络设备驱动,实现了嵌入式以太网的功能。测
试结果证明本系统网络通信稳定、可靠。
关键字:OR1200 微处理器 μC/ OS- Ⅱ μC/TCP-IP 协议栈 DM9000A
Abstact: While many people domestic and overseas are focusing on combing embedded systems
with Internet, Combining the development of Embedded Internet and research project at present,
thesolution of Embedded Ethernet Gateway was put forward based on the 32-bit OR1200
MPU.System use Hardware and software co-design ideas, migrate μC/ OS- Ⅱonto the built
OR1200 platform , μC/ TCP/ IP stack and device drivers were imported, and the embedded
Ethernet has realized. Test results prove that network communication is stable and reliable.
Key words :OR1200 microprocessor μC/ OS- Ⅱ μC/TCP-IP Protocol Stack DM9000A
中图分类号:TP368.6 文献标识码:A
1 引言
随着信息时代的到来,Internet技术己进入人们日常生活中的各个领域,嵌入式网络应
运而生。嵌入式设备与Internet 的结合代表着嵌入式系统的未来发展方向,目前已有不少科
研机构和公司纷纷加入了嵌入式Internet技术的研究行列。本文就是在此背景下结合自身在
研课题,在开源的32位OR1200微处理器上进行嵌入式以太网的设计。
2 系统的总体设计
本系统硬件部分以 OR1200 微处理器为核心,扩展外围功能模块 UART 、JTAG 、FLASH 、
SDRAM,并接入网卡芯片DM9000A 。软件部分则包括 μC/ OS- Ⅱ操作系统、TCP/ IP 协议
栈和网络驱动程序。系统的总体设计框图如图 1 所示
应用程序
嵌入式
μC/ OS- Ⅱ TCP/IP协议栈
操作系统
网络驱动程序
图 1 系统的总体设计框图
3 硬件系统设计
3.1 硬件系统的框图
硬件系统主要由 5 大部分组成:OR1200 微处理器、网卡芯片 DM9000A ,通信接口
UART 、调试接口 JTAG 以及外部存储器FLASH 、SDRAM。各模块通过 Wishbone 总线连接。
硬件系统框图如图 2 所示:
文档评论(0)