系统总线——计算机组成原理.ppt

  1. 1、本文档共46页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
系统总线——计算机组成原理

连接到总线上的功能模块有主动和被动两种形态,如CPU模块、存储器模块。 主方可以启动一个总线周期,而从方只能响应主方的请求。 每次总线操作,只有一个主方占用总线控制权,但同一时间里可以有一个或多个从方。 6.3.1总线仲裁 总线仲裁:对总线的使用进行合理的分配和管理. 部件要使用总线进行通信时,要向控制部件发请求信号.控制部件按各部件的优先级来决定谁使用总线。 根据总线控制部件的位置,仲裁方式分为: 集中式总线仲裁 分布式总线仲裁 6.3.1总线仲裁 计算机组成原理 Slide */ 46 第六章 总线系统 第六章 总线系统 教学目的: 了解总线概念 了解总线通信控制方式的特点 本章主要内容 总线的概念和结构形态 总线接口 总线的仲裁、定时和数据传送模式 常用总线 6.1.1总线的基本概念 总线(Bus)是构成计算机系统的互连机构,是多个系统功能部件之间进行数据传送的公共通路。一个单处理器系统中的总线,大致分为三类: (1)内部总线:CPU内部连接各寄存器及运算部件之间的总线。 (2)系统总线:CPU同计算机系统的其他高速功能部件,如存储器、通道等互相连接的总线。 (3)I/O总线:中、低速I/O设备之间互相连接的总线。 6.1.1总线的基本概念 1.总线的特性 物理特性:指总线的物理连接方式,包括总线的根数,总线的插头、插座的形状,引脚线的排列方式等。 功能特性:描述总线中每一根线的功能。如: 地址总线(AB)—其宽度可表明地址空间范围 数据总线(DB)---其宽度可表明一次读写的二进制位数 控制总线(CB)--- 包括各种控制命令(如存储器读写、I/O读写)、请求信号与仲裁信号、中断请求与应答等。 6.1.1总线的基本概念 1.总线的特性 电气特性:定义每一根线上信号的传递方向及有效电平范围。送入CPU的信号叫输入信号(IN),从CPU发出的信号叫输出信号(OUT)。 时间特性:定义了每根线在什么时间有效。规定了总线上各信号有效的时序关系,CPU才能正确无误地使用。 6.1.1总线的基本概念 2.总线标准化 不同厂家的相同功能部件可互换使用. ISA(Industry Standard Architecture) 工业标准结构 EISA(Extended Industry Standard Architecture) 扩展工业标准结构 VESA(Video Electronics Standard Association)视频电子标准协会 PCI(Periphery Connect Interface)外部设备连接接口 6.1.1总线的基本概念 16位,带宽8MB/s 32位,带宽33.3MB/s 32位,带宽132MB/s 64位,100MHz ….. 总线带宽 总线带宽:总线本身所能达到的最高传输速率。单位: MByte/s 设总线在同一个时钟周期内能并行传送D个字节(总线带宽为Dr,总线时钟周期为T,总线频率f=1/T ) 总线带宽Dr=D/T=D*f 6.1.1总线的基本概念 【例1】(1)某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz,则总线带宽是多少? (2)如果一个总线周期中并行传送64位数据,总线时钟频率升为66MHz,则总线带宽是多少? [解](1)设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个总线周期传送的数据量用D表示,根据定义可得 Dr = D/T = D×1/T = D×f =4B×33×1000000/s=132MB/s (2)64位=8B, Dr= D×f =8B×66×1000000/s=528MB/s 6.1.1总线的基本概念 几个例子 ISA 16bit 8.3MHz Dr=2*8=16MB/s EISA 32bit 16MHz Dr=4*16=64MB/s PCI 32/64bit 33MHz Dr=133/266MB/s AGP 64bit 66MHz Dr=8*66=528MB/s PCI-X 64Bit 133MHz Dr=8*133=1GB/s 6.1.1总线的基本概念 6.1.2总线连接方式 总线的排列以及与其它各类部件的连接方式影响计算机系统性能 单总线结构 双总线结构 三总线结构 1.单总线结构 CPU 主存 设备 接口 设备 ······ ······ 系统总线 适配器 设备 系统总线含DBUS,ABUS,CBUS 特点:结构简单,易于扩充; 多部件共用一根总线,分时工作,传输效率较低。 6.1.2总线连接方式 单总线速度瓶颈 6.1.2总线连接

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档