- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
8051软核的VHDL实现
攀枝花学院本科毕业设计(论文)
8051软核的VHDL实现
学生姓名:
学生学号:
院(系): 电气信息工程学院
年级专业: 自动化
指导教师: 职称 副教授
助理指导教师
摘 要
本文以研究嵌入式微处理器为主,设计了能够运行8051系列单片机指令的单片机系统。系统采用自顶而下的综合设计方法,用VHDL语言完成了软核中的存储器单元,逻辑运算单元和其它单元的设计。并且在Altera公司的FPGA上通过验证。本系统把具有相同功能的逻辑电路集中到一个框图里使得系统的可移植性大大地提高。对已实现的部分典型指令进行了仿真测试测试结果表明所设计的系统能够如预期地执行相应的指令ABSTRACT
This paper studies the embedded microprocessor, designed to run8051 series MCU instruction system of single-chip microcomputer. System using a top-down design method, using VHDL language to complete the core memory cell in the arithmetic logic unit and other unit design. And in Alteras FPGA through verification. This system has the same function logic circuit is concentrated to a diagram, the system greatly improves the portability. To have achieved some typical instruction of a software simulation test and take the peripheral circuit to verify the core functions, test results show that, the design of the 8051core system as expected to execute instructions and a FPGA development board debugging, meets the design requirements.
Key words embedded,top-down method,VHDL,soft core,MCU
目 录
摘 要 I
ABSTRACT II
1 绪论 1
1.1课题背景 1
1.1.1 FPGA软核VHDL实现研究背景 1
1.1.2 FPGA软核VHDL实现研究意义 1
1.2 单片机发展状况 2
1.3 研究内容和实现手段 2
1.3.1 本文研究内容 2
1.3.2 VHDL语言特点 2
1.3.3 采用FPGA设计的验证手段 3
1.4 MCS.51指令系统简介 3
2 总体MCS8051lP软核的数字系统建摸分析 5
2.1 数字系统建模中模型的概念 5
2.2 建模的域与层次 5
2.3 建模语言 7
2.3.1 VHDL的概念级建模 7
2.3.2 VHDL和Verilog两种硬件设计语言的比较 8
2.4自定向下设计的基本概念 8
3 MSC-51软核分析 10
3.1 顶层模块 10
3.2 指令译码模块 11
3.2.1 寄存器单元模块 11
3.2.2 控制状态机模块 12
3.3 时钟域 13
3.4存储器接口 13
3.5 定时器/计数器,串行接口,中断 13
3.6 算术和逻辑指令 14
3.7 数据传送类指令 14
3.8 程序跳转 15
3.9 寻址模式 16
3.10 中断 16
4 8051 IP核分块设计 18
4.1 定时器/计数器模块的实现 18
4.2 alu模块的实现 19
4.2.1 alumux 模块 21
4.2.2 alucore 模块 22
4.2.3 mul 模块 23
4.2.4 adjust 模块 23
4.3 control 控制模块的实现 24
4.3.1 control_fsm 模块 25
4.3.2 control_mem 模块 27
4.4 存储器模块的实现 28
4.4.1 内部RAM模块和外部RAM的实现 28
4.4.2 内部 ROM 模块的实现 28
文档评论(0)