下列是EDA技术应用时涉及的步骤.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
下列是EDA技术应用时涉及的步骤

1,下列是EDA技术应用时涉及的步骤: A. 原理图/HDL文本输入; B. 适配; C. 时序仿真; D. 编程下载; E. 硬件测试; F. 综合 请选择合适的项构成基于EDA软件的FPGA / CPLD设计流程: A → _F___ → B → ___C__ → D → __E____ 2,在状态机的具体实现时,往往需要针对具体的器件类型来选择合适的状态机编码。 对于A. FPGA B. CPLD 两类器件: 一位热码 状态机编码方式 适合于 ___A_____ 器件; 顺序编码 状态机编码方式 适合于 ___B_ ___ 器件; 3,IP核在EDA技术和开发中具有十分重要的地位;提供用VHDL等硬件描述语言描述的功能块,但不涉及实现该功能块的具体电路的IP核为___D____。 A. 软IP B. 固IP C. 硬IP D. 全对 4,不完整的IF语句,其综合结果可实现___A_____。 A. 时序逻辑电路 B. 组合逻辑电路 C. 双向电路 D. 三态控制电路 5,状态机编码方式中,其中____A_____占用触发器较多,但其简单的编码方式可减少状态译码组合逻辑资源,且易于控制非法状态。 A. 一位热码编码 B. 顺序编码 C. 状态位直接输出型编码 D. 格雷码编码 6综合是EDA设计流程的关键步骤,在下面对综合的描述中,___D__是错误的。 A. 综合就是把抽象设计层次中的一种表示转化成另一种表示的过程。 B. 综合就是将电路的高级语言转化成低级的,可与FPGA / CPLD的基本结构相映射的网表文件。 C. 为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束。 D. 综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系是唯一的(即综合结果是唯一的)。 7,VHDL语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与结构体两部分,结构体描述______B_____。 A. 器件外部特性 B. 器件的内部功能 C. 器件外部特性与内部功能 D. 器件的综合约束 PLD的可编程主要基于A. LUT结构 或者 B. 乘积项结构: 请指出下列两种可编程逻辑基于的可编程结构: FPGA 基于 __A_____ CPLD 基于 __B_____ 填空题 1. VHDL中最常用的库是 IEEE 标准库,最常用的程序包是 程序包。 2. VHDL程序的基本结构由 程序包、库 、 实体、 构造体 、 和 配置 组成。 3. EDA技术的发展分为 CAD 、 CAE 、 ESDA 和 四个阶段。 4. EDA的设计输入主要包括 图形输入 、 VHDL文本输入 、 状态图输入 和 波形输入方式 。 5. 当前最流行的并成为IEEE标准的硬件描述语言包括 VHDL 和 Verilog 。 6. CPLD结构特点为编程灵活、集成度高、设计开发周期短、适用范围宽、开发工具先进、设计制造成本低、对设计者的硬件经验要求低、标准产品无需测试、保密性强、价格大众化电路中设计周期最短、开发费用最低、风险最小的器件之一功耗低,可以与CMOS、TTL电平兼容EDA设计流程包括? 设计输入 ?? 、????? ???? 、??和?????? ???? ?四个步骤。.EDA设计输入主要包括????、??和?。 .时序仿真是在设计输入完成之后,选择具体器件并完成布局、布线之后进行的时序关系仿真,因此又称为????。? .VHDL的数据对象包括? ??????? 、???????? 和????????? ,它们是用来存放各种类型数据的容器。 .图形文件设计结束后一定要通过??????????? ,检查设计文件是否正确。 .以EDA方式设计实现的电路设计文件,最终可以编程下载到????? 和?????? 芯片中,完成硬件设计和验证。.Lpm-rom 和 5个模块。 0.图形文件设计结束后一定要通过??????????? ,检查设计文

文档评论(0)

2017ll + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档