计算机组成原理3第三章总线.ppt

  1. 1、本文档共42页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第三章 系统总线 3.1 总线的基本概念 常见控制信号 3.5 总线控制 例3.1 假设总线的时钟频率为100MHz,总线的传输周期为4个时钟周期,总线的宽度为32位,试求总线的数据传输率.若想提高一倍的数据传输率,可采取什么措施? 例3.1 假设总线的时钟频率为100MHz,总线的传输周期为4个时钟周期,总线的宽度为32位,试求总线的数据传输率.若想提高一倍的数据传输率,可采取什么措施? 答:数据传输率=传输的数据量/传送的时间 f=100MHZ T=1/f=1*10-8秒 数据传输率=4B/(4*10-8)=100MBps 若想提高一倍数据传输率,或者将数据总线宽度改为64位,或者将总线的时钟频率增加为200MHZ 不互锁 半互锁 全互锁 (2) 异步通信(Handshaking) 3.5 主设备 从设备 请 求 回 答 例3.2 在异步串行传输系统中,假设每秒传输20个数据帧,其字符格式规定包含1个起始位、7个数据位、1个奇校验位、一个终止位,试计算波特率,比特率。 例3.2 在异步串行传输系统中,假设每秒传输20个数据帧,其字符格式规定包含1个起始位、7个数据位、1个奇校验位、一个终止位,试计算波特率,比特率。 波特率:单位时间内传送的二进制数据的位数,单位用bps(位/秒)表示,记作波特。 比特率:单位时间内传送二进制有效数据的位数,单位用bps表示。 例3.2 在异步串行传输系统中,假设每秒传输120个数据帧,其字符格式规定包含1个起始位、7个数据位、1个奇校验位、一个终止位,试计算波特率,比特率。 波特率:(1+7+1+1)*120=1200bps 比特率:7*120=840bps 或者1200*(7/10)=840bps 例3.3 画图说明用异步串行传输方式发送十六进制数据95H。要求字符格式为:1位起始位,8位数据位,1位偶校验位,1位终止位。 例3.3 说明用异步串行传输方式发送十六进制数据95H。要求字符格式为:1位起始位,8位数据位,1位偶校验位,1位终止位。 起始位,D0,D1,D2,D3,D4,D5,D6,D7,校验位,停止位 * * 3.1 总线的基本概念 3.2 总线的分类 3.4 总线结构 3.5 总线控制 总线是连接各个部件的公共信息传输线,是 各个部件共享的传输介质,它能分时地发送与接收各部件的信息。 总线特点: 分时共享。 总线按功能和规范可分为三大类型: (1) 片级总线把各种不同芯片连接在一起构成特定功能模块(如CPU模块)的信息传输通路。 (2) 系统总线微机系统中各插件(模块)之间的信息传输通路。例如CPU模块和存储器模块或I/O接口模块之间的传输通路。(PCI总线 AGP总线) (3) 外总线微机系统之间或微机系统与其他系统(仪器、仪表、控制装置等)之间信息传输的通路,如EIA RS-232C、IEEE-488等。(ISA总线) 3.2 总线的分类 AGP图形总线:Accelerated Graphics Port加速图形端口 PCI总线:Peripheral Component Interconnect Special Interest Group外部设备互连总线 ISA总线:Industry Standard Architecture工业标准结构 系统总线: 数据总线 地址总线 控制总线 双向 与机器字长、存储字长有关 单向 与存储地址、 I/O地址有关 有出 有入 计算机各部件之间 的信息传输线 存储器读、存储器写 总线允许、中断确认 中断请求、总线请求 提问: 1、数据总线的条数为数据总线宽度,若数据总线宽度8位,指令字长16位,则在CPU取指阶段,需要访存几次? 2、地址线的位数跟存储单元的个数有关吗? 3、如果地址线为20根,则存储单元个数为多少? 时钟CLK 复位RESET 总线请求HOLD 总线允许HLDA 中断请求INTR 中断确认INTA 存储器写WR + M/IO 存储器读RD + M/IO I/O读RD + M/IO I/O写WR + M/IO 通信总线 串行通信总线 并行通信总线 传输方式 3.2 用于 计算机系统之间 或 计算机系统 与其他系统(如控制仪表、移动通信等) 之间的通信 1.双总线结构:面向 CPU 的 3.4 中央处理 器 CPU I/O总线 M 总 线 主存储器 M.M I/O接口 外部 设备1 外部 设备2 … … I/O接口 I/O接口 外部 设备n 3.4 总线结构 2. 单总线结构 单总线(系统总线) CPU M.M I/O接口 外部

文档评论(0)

wuyoujun92 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档