- 2
- 0
- 约1.36万字
- 约 69页
- 2017-07-02 发布于天津
- 举报
7-数字系统设计的核心知识.ppt
数字系统设计的核心知识 复杂数字系统的构成; 基本电路和 Verilog 的对应关系; 同步有限状态机在电路中的作用; 时钟树与自动综合技术 数字逻辑电路的构成 - 组合逻辑:输出只是输入逻辑电平的函数(有延时),与电路的原始状态无关。 时序逻辑:输出不只是输入的逻辑电平的函数,还与电路所处的状态有关。 同步时序逻辑是在同一时钟跳变节拍的前提下,如输入条件满足,则进入下一状态,否则仍留在原来的状态的状态机。 数字逻辑电路的构成 组合逻辑:由与、或、非门组成的网络。常用的有:多路器、数据通路开关、加法器、乘法器等,没有记忆功能。 时序逻辑: 由多个触发器和多个组合逻辑块组成的网络。常用的有:计数器、复杂的数据流动控制逻辑、运算控制逻辑、指令分析和操作控制逻辑。同步时序逻辑的设计是设计复杂的数字逻辑系统的核心。 存储器和寄存器:用于暂时存储数据信息。 组合逻辑举例之一一个八位数据通路控制器 `define ON 1 ‘b 1 `define OFF 1 ‘b 0 wire ControlSwitch; wire [7:0] out, in; assign out = (ControlSwith== `ON) ? in : 8 ‘h00 一个八位数据通路控制器的波形: 带寄存器的八位数据通路控制器的波形 带寄存器的八位数据通路控制器的Ver
原创力文档

文档评论(0)