VHDL语言入门教学.PDF

  1. 1、本文档共84页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
VHDL语言入门教学

VHDL語言入門教學 YiHwa Lai 2003/08/15 1 Wireless Access Technology Lab. 大綱 VHDL語言的基本概念 資料型別與資料物件的宣告 VHDL的敘述語法 階層式設計 函式、程序與套件 問題與討論 參考資料 2 National Chung Cheng University VHDL語言的基本概念 3 Wireless Access Technology Lab. VHDL歷史背景 VHDL-Very High Speed Integrated Circuit Hardware Description Language 1983年美國國防部委託IBM 、Texas Instrument 、Intermetrics負責發展。 1987年定義成標準硬體語言,此一標準稱之為IEEE Std 1076-1987 ,又稱 為VHDL 87 。 1993年再次更新,更新後之標準稱之為IEEE Std 1076-1993 ,又稱為VHDL 93 。 1996年,IEEE將電路合成的程式標準與規格,加入到VHDL電路設計語言 中。 4 National Chung Cheng University Wireless Access Technology Lab. VHDL基本設計觀念 VHDL語言程式之撰寫,可分為兩個部分: 單體(Entity) :電路外觀之描述 架構(Architecture) :電路內部功能之描述 Ex : 5 National Chung Cheng University Wireless Access Technology Lab. 電路設計中的單體部分 單體部分主要分為兩大部分: 單體的宣告 輸出入埠的描述 單體宣告的語法如下: Entity 單體名稱is port( 訊號A :模式資料型態; 訊號B :模式資料型態; ‧ ‧ ‧ ‧ ‧ ‧ ‧ ‧ ‧ 訊號N :模式 資料型態) ; End 單體名稱; 6 National Chung Cheng University Wireless Access Technology Lab. 電路設計中的單體部分(續) Ex : ENTITY DFF is PORT(CLK,D: IN STD_LOGIC; Q: OUT STD_LOGIC ); END DFF; 輸出入埠模式 In :表示該腳位要從外界接收信號 In Out :該腳位將傳送信號到外界

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档