200MHz实时采样系统的设计与实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
200MHz实时采样系统的设计与实现

《电讯技术》2000 年第 2 期                              ·研究与开发 · 200 MHz 实时采样系统的设计与实现 吕 洁  莫毅群  罗伟雄 关键词 :数字通信技术 ,实时数据采集 ,并行处理 【摘要】本文应用并行多通道复用技术提出并实现了 200 MHz 的实时采样系统 ,采用 2 个数据采集通道并行工作 ,2 个通道均采用乒乓存储 , 既有效地提高了系统的采样 率又减轻了数据存储和传输的压力 。系统设计围绕高速数据采集的要求 ,并行处理 的各个部分时序配合准确 ,并针对高速电路系统中所遇到的电磁反射和干扰等问题 提出了有效的解决办法 ,取得了较好的效果 。 一 、引  言 二 、并行多通道实时采样原理 现以双通道系统为例介绍并行实时采样 随着数字通信技术的不断发展 ,在许多 原理 。双通道并行采样系统是在采样系统中 应用中要求使用高速数据采集系统 。虽然近 ( 应用 了 2 套采样 电路 包括采样保持器 、 几年单片ADC 的速度有了很大提高 ,但是高 ) ADC 、存储器等 同时工作 。一路在正时钟的 速采集得到的数据在存储和传输时仍要受存 上升沿采样 ,采得样本 1 、3 、5 、7 、9 点等 ;另一 储器速度以及其他元器件速度的限制 ,所以 路在正时钟的下降沿 , 即负时钟的上升沿采 人们提出了等效时间采样的概念和技术 ,但 样 ,采得样本 2 、4 、6 、8 、10 等点 ,如图 1 所示 。 是这种方法只适用于周期信号的采集 。要想 实现超过 ADC 器件速度限制的实时采样系 统 ,唯一的方法就是并行多通道技术[ 1] 。并 行多通道技术适用于各种信号 ,而且误差较 小 。本文采用并行多通道技术设计并实现了 200 MHz 实时采样系统 ,采用2 个 100 MHz 数 据采集通道并行工作 ,2 个通道均采用乒乓 存储 ,既有效地提高了系统的采样率又减轻 了数据存储和传输的压力 。系统设计中对于 并行处理的各个部分给予了精心的时序配合 设计 , 并针对高速数据采集 的要求采用 了 ECL 门电路以及高速的可编程逻辑器件实现 图 1  双通道正负时钟采样 存储器地址计数器以及系统控制电路 ,而且 为减小高速电路中的干扰采用了多层板的设 当时钟脉冲的占空比为 50 %时 ,整个采 计并对系统和输入信号进行了屏蔽处理 。 样系统的工作频率就是所用时钟频率 的 2 吕 洁  北京理工大学 博士研究生  北京  100081 莫毅群  北京理工大学 硕士研究生  北京  100081 罗伟雄  北京理工大学 教授  北京  100081 ·16 · 《电讯技术》2000 年第 2 期                              ·研究与开发 · 倍 ,即采样率比AD 芯片所能提供的速率提 后 ,SH 和 ADC 应集成在一个妥善设计的芯 高了一倍 ,而成本却大大降低了。而且在这 片内。因此我们选择 了 自带 SH 的 ADC , 种双通道系统中对采样保持电路及存储器的

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档