第二章2 时钟及系统控制.ppt

  1. 1、本文档共31页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第二章2 时钟及系统控制

一、时钟及系统控制 二、程序地址产生 三、转移、调用和返回 四、重复指令 * * 第2章 CPU内部结构与时钟系统 第2章 CPU内部结构与时钟系统 主要介绍F2812的时钟、锁相环、看门狗和复位控制电路等。各种时钟和复位电路的内部结构: 一、时钟及系统控制 教材p41图2-4-1 第2章 CPU内部结构与时钟系统 第2章 CPU内部结构与时钟系统 HISPCP HISPCP 一、时钟及系统控制 看门狗控制寄存器 WDCR 低功耗模式控制寄存器1 LPMCRl 看门狗复位key寄存器 WDKEY 低功耗模式控制寄存器0 LPMCR0 看门狗计数寄存器 WDCNTR 外设时钟控制寄存器 PCLKCR 系统控制和状态寄存器 SCSR 慢速外设时钟设置寄存器 LOSPCP PLL控制寄存器 PLLCR 高速外设时钟设置寄存器 HISPCP 第2章 CPU内部结构与时钟系统 ▲ 外设时钟控制寄存器 PCLKCR —— 数据存储空间 0x0000701C 时钟寄存器 ▲ 高低速外设时钟寄存器 HISPCP/LOSPCP —— 0x0000701A/B ▲ 系统控制和状态寄存器 SCSR —— 数据存储空间 0保留 D15 D14 D13 D12 D11 D10 D9 D8 ECANENCLK MCBSPENCLK SCIBENCLK SPIENCLK R-0 R/W-0 R-0 R/W-0 R/W-0 Reserved D15 D3 D2 D1 D0 WDINTS WDENINT WDOVERRIDE R-0 R-1 R/W-0 R/W1C-1 一、时钟及系统控制 SCIAENCLK 保留 保留 保留 ADCENCLK 保留 EVAENCLK EVBENENCLK D7 D4 D3 D2 D1 D0 R-0 R/W-0 R-0 R/W-0 R/W-0 R/W-0 R-0 R/W-0 Reserved D15 D3 D2 D0 HSPCK/LSPCK R-0 R/W-010 第2章 CPU内部结构与时钟系统 时钟模块提供两种操作模式: ▲ 内部振荡器:如果使用内部振荡器,则必须在X1/XCLKIN和X2两个引 脚之间连接一个石英晶体。 ▲ 外部时钟源:如果采用外部时钟,可以将输入的时钟信号直接接到X1/XCLKIN引脚上,而X2悬空。在这种情况下,不使用内部振荡器。 一、时钟及系统控制 晶体振荡器及锁相环 当XPLLDIS为低电平,系统直接采用时钟或晶振直接作为系统时钟; 当XP

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档