网站大量收购闲置独家精品文档,联系QQ:2885784924

Arria II器件手册 - Altera.PDF

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Arria II器件手册 - Altera

1. Arria II 器件系列概述 12? 2011? AIIGX51001-4.3 AIIGX51001-4.3 ® Arria II 器件系列专为易操作性而设计。经过成本优化的 40-nm 器件系列体系结构具 有低功耗、可编程逻辑引擎、以及一体化的收发器和 I/O 等特性。像 Physcial Interface for PCI Express® ® (PCIe )、Ethernet 和 DDR3 存储器这样的公共接口在您 的设计中可以很容易地通过 Quartus® II 软件、SOPC Builder 设计软件以及 Altera 所 提供的多种硬 / 软知识产权 (IP) 解决方案来实现。对于要求收发器运行在高达 6.375 Gbps 的应用程序设计而言,Arria II 器件系列能够使设计变得更快更容易。 本章节涵盖以下几方面内容: ■ “Arria II 器件特性 ” 第 1–1 页 ■ “Arria II 器件体系结构 ” 第 1–6 页 ■ “ 参考和订购信息 ” 第 1–13 页 Arria II 器件特性 Arria II 器件的关键特性如下: ■ 40-nm 低功耗 FPGA 引擎 ■ 自适应逻辑模块 (ALM) 实现了业界最高的逻辑效率 ■ 八输入分段查找表 (LUT) ■ 存储器逻辑阵列模块 (MLAB),用于小型 FIFO 的有效实现 ■ 高达 550 MHz 的高性能数字信号处理 (DSP) ■ 可配置成 9 x 9 位、12 x 12 位、18 x 18 位和 36 x 36 位全精度乘法器,以及 18 x 36 位高精度乘法器 ■ 硬编码的加法器、减法器、累加器和求和功能 ■ 通过 Altera 的 MATLAB 和 DSP Builder 软件实现的完全集成的设计流程 ■ 最大系统带宽 ■ 多达24个基于全双工时钟数据恢复(CDR)的收发器,支持600 Mbps到6.375 Gbps 的数据速率 ■ 专用电路,支持用于常用串行协议的物理层功能,这些串行协议包括:PCIe Gen1 与 PCIe Gen2、Gbps Ethernet、Serial RapidIO® (SRIO)、通用公共无线 电接口 (CPRI)、OBSAI、SD/HD/3G/ASI 串行数字接口 (SDI), XAUI 和 Reduced XAUI(RXAUI)、HiGig/HiGig+、SATA/ 串行附加 SCSI(SAS)、GPON、 SerialLite II、光纤通道、SONET/SDH、Interlaken、串行数据转换器 (JESD204) 和 SFI-5。 © 2011 Altera

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档