- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
L/O/G/O 组员: 2012.12.06 课程设计 进一步掌握数 字技术理论知 识,培养工程 设计和综合分 析、解决问题 的能力 1 掌握常用电子 电路的一般设 计方法,提高 线路的设计和 实验能力 2 熟悉并学会选 用电子元器件, 为以后从事生 产和科研工作 打下一定的基 础 3 设计目的 设计基本 要求 时的计时“12翻1”,分和秒的计时为60进制 准确计时,以数字形式显示时,分,秒的时间 校正时间 设计思路 1 2 3 4 单元电路设计 电路原件介绍 电路设计方案 整体电路调试 设计方案框图 单元电路设计 3 4 2 1 秒脉冲发生电路 校时电路 计数电路 显示电路 数字电子钟具有本标准的时间源,用它产生频率稳定的1HZ脉冲信号.数字计时器采用石英晶振频为32768Hz,经过十五级二分频电路,得到1Hz的脉冲信号。此处选用32786HZ晶振和十四进制计数器CC4060与74LS74D触发器构成的15分频器组成。 秒脉冲发生电路 秒脉冲发生电路图 计数电路 数字钟的计数电路是用两个六十进制计数电路和“12翻1”计数电路实现的。数字钟的计数电路的设计可以用反馈清零法。当计数器正常计数时,反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实现相应模的循环计数。秒、分、时的个位计数器,十位计数器由三D触发器cc4518构成 秒、分计数器电路图 时计数器电路图 译码与显示电路 译码器把计数器的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。在电路中用的译码器是共阴极译码器74LS48,用74LS48把输入的8421BCD码ABCD译成七段输出a-g,再由七段数码管显示相应的数。 BI/RBO 4 RBI 5 LT 3 A 7 B 1 C 2 D 6 a 13 b 12 c 11 d 10 e 9 f 15 g 14 74LS48 a b f c g d e DPY [LEDgn] 1 2 3 4 5 6 7 a b c d e f g DPY_7-SEG 译码显示电路 校时电路 校准电路的作用是当计时器刚接触电源或走时出现误差时,进行时间的校准。开关K1 K2 K3 是分 时 秒的校准开关, k1 k2 闭合时,接入G3的门输入端时,三门皆输出1.G4输出0、G5输出1.秒信号经G6送至秒个位计数器的输入端,计时器正常计时。 校时电路图 系统电路图 电路调试 在本设计中,为了设计的顺利进行,我们小组在实验箱上进行调试。以确保能很好的完成其各部分功能。 小时计数部分:第一次调试电路时,发现小时的十位没有变化,经过检查分析发现74LS00的3脚没有接上。 调试中出现的问题与解决方法 校时电路部分:松开按键时,较时数会有点错误,经过分析,是由于按键时发生抖动,接上R-S触发器能够消抖。 实物展示 视频展示 总结 此次课程设计是数字电路来实现的,所以电路较复杂,但是容易理解.每一部分我都能理解并且能有多种设计方法. 通过这次设计,我还掌握了制PCB的一系列步骤,在几个月时间里,我把本设计的整个电路图画好了,并且画好了PCB板图. 没有最好,只有更好。我相信通过这一次的课程设计之后,我们将会更加努力,用严谨的科学态度去面对一切。克服困难,战胜自我,超越自我。 感谢老师长期以来对我们的悉心教导! L/O/G/O
原创力文档


文档评论(0)