可编程逻辑器件基础第一讲.ppt

可编程逻辑器件基础第一讲

8.FPGA/CPLD器件的配置(六) 8.FPGA/CPLD器件的配置(八) 6.CPLD的原理与结构 ⑴ 宏功能模块 6.CPLD的原理与结构(五) 每个I/O可被独立的配置为输入、输出或双向 摆率控制 ⑵ I/O控制块 I/O控制块的作用是以合适的电平(如TTL,CMOS,ECL,PECL或LVDS)把内部信号驱动到CPLD器件的外部引脚上,或将外部来的信号送到器件内部。 6.CPLD的原理与结构 ⑶ 连线阵列 将信号从器件的各个部分传递到器件的其他部分 信号通过芯片的延迟时间可确定 6.CPLD的原理与结构(六) Altera公司MAX 7000S器件的内部结构 6.CPLD的原理与结构(七) Altera公司MAX 7000S器件的宏单元结构 6.CPLD的原理与结构(八) Lattice公司的CPLD器件 万能逻辑块(GLB) 全局布线区(GRP) 输出布线区(ORP) 输入/输出单元(IOC) 7. FPGA的原理与结构(一) 1985年由Xilinx公司首家推出 单元型可编程逻辑器件,其内部由许多独立的可编程逻辑模块组成,用户可以通过编程将这些模块连接成所需要的数字系统。 主要的FPGA/CPLD厂商: Xilinx Altera Lattice Actel(已被MicroSemi收购) 7. FPGA的原理与结构(

文档评论(0)

1亿VIP精品文档

相关文档