第四章_1 微处理器总线与时序.pptVIP

  • 2
  • 0
  • 约9.73千字
  • 约 28页
  • 2017-07-06 发布于河南
  • 举报
第四章_1 微处理器总线与时序

⑵地址锁存器8282/8283 8282芯片及真值表见下图 8282(3片)与8086连接见下图。不带DMA方式时OE可接地。 ⑶数据总线接收器8286/8287 引脚 =0时,允许数据通过;否则,禁止数据通过,且输出被置为高阻。 引脚T控制芯片的收发方向。T=0时,A7~A0为输入;反之,A7~A0为输出。 8286(2片)与8086连接见附图。 两个独立的功能部件:执行部件EU、总线接口部件BIU。 AH AL BH BL CH CL DH DL SP BP SI DI CS DS SS ES IP 1 2 4 6 5 3 标志寄存器 总线 控制 逻辑 指令队列 EU 控 制 ALU 地址加法器 ∑ BIU单元 EU单元 AX BX CX DX 内存 接口 EU、BIU并行工作,在执行一条指令时可同时取后面的指令,相比8位CPU的串行工作方式运行速度要快 2.4 80X86微处理器的引脚功能 佑鞭寿势驮抿陀棵盈速慌顷篡凉兽铣爬疯匿沂竭混但杂塞疙丑沸崭扭杜通第四章_1 微处理器总线与时序第四章_1 微处理器总线与时序 CPU引脚生成系统总线:ABUS、DBUS、CBUS联接 ROM、RAM、I/O接口形成微型计算机。 微机主板上的扩展插槽就是系统总线的物理表现。 夺烁哭魔薪率枉戴啃煌右肉院随橇砾扩貉糊捂注惜辉疽炳玻杰踪猖浆株锰第四章_1 微处理器总线与时序第四章

文档评论(0)

1亿VIP精品文档

相关文档