《计算机电路基础》第10章:触发器和时序逻辑电路.pptVIP

《计算机电路基础》第10章:触发器和时序逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第10章 触发器和时序逻辑电路 (时间: 3次课 6学时) 第10章 触发器和时序逻辑电路 10.1 触发器 10.2 计数器 10.3 寄存器 10.4 脉冲波形的产生与变换 10.5 555定时器及应用 教学提示: 组合电路的输出状态完全是由某一时刻的输入状态而定,与电路的原状态无关。因此组合电路不具有记忆功能。在数字系统中,不仅需要逻辑运算的电路,还需要将电路将有关的信号和结果保留下来.即具有记忆功能的时序逻辑电路。 教学目标: (1) 掌握RS触发器、主从RS触发器、D触发器、JK触发器 的逻辑功能; (2) 理解计数器和寄存器的工作原理; (3) 掌握施密特触发器的工作原理; (4) 了解555定时器的工作原理和应用。 时序逻辑电路: 组成的组合逻辑电路的特点:是输出信号随着输入信号的改变而改变。为了连续运算和控制等需要,还要将有关的运算结果及其信号内容(代码)保存起来,这就需要有记忆功能的时序逻辑电路。 时序逻辑电路的输出状态不仅决定于当时的输入状态,而且还与电路的原始状态有关,即有记忆的功能。 时序逻辑电路的基本逻辑单元是各种类型的触发器。触发器是一种具有“0”和“1”两种稳定状态的电路,分别代表了触发器中所储存的两个代码。触发器是一个能存放一位二进制代码的存储单元。 10.1 触 发 器 触发器的分类: 按逻辑功能: RS触发器、JK触发器、T(T‘)触发器、D触发器等; 按其稳定工作状态; 双稳态触发器、单稳态触发器、无稳态 (多谐振荡器)等。 10.1.1 基本RS触发器 1. 基本RS触发器组成: 1).由两个与非门构成如下图10.1(a) . 基本RS触发器的逻辑符号如下图10.1(b)所示,其中 输入端引线靠近方框的小圆圈表示负脉冲有效。 2. 基本RS触发器的工作原理 3.逻辑状态表: 表10.1 4.基本RS触发器的工作波形如下图10.2所示. 5.应用. 图10.3 ----4位二进制数码寄存器。 有两个控制信号: 清零信号CR低电平有效; 置数控制信号LD高电平有效。 D0~D3为二进制数码, 从Q0~Q3寄存器输出。 CR加低电平,寄存器Q端置0, 则CR处于高电平。 置数时,置数控制信号LD给高电平,接收D0~D3二进制数码并使基本RS触发器做相应的翻转。 10.1.2 同步触发器 要求触发器按一个信号同时动作,这个信号称为同步信号.同步信号是受外加的时钟脉冲CP控制。 触发器的状态何时发生翻转,是受时钟脉冲CP的控制, 而翻转成何种状态,则取决于各自触发器的输入信号。 受时钟控制同步工作的触发器,称为同步触发器. 1.同步RS触发器 (1)电路组成与符号 电路如图10.4(a)、 逻辑符号图10.4(b)所示。 同步RS触发器由与非门G1和G2组成基本RS触发器, 由G3和G4组成输入的控制门电路, 输入信号R和S均为高电平有效。 (2) 逻辑表达式: 从电路逻辑图中写出逻辑表达式: 式中,等号右边的Q和左边的Q其含意是不同的。 等号右边的Q表明在每一个同步脉冲来之前触发器的状态; 等号左边的Q则表明在每一个同步脉冲来之后触发器新的状态。 为了区分两者,前者Q用Qn表示,称为触发器现态; 后者Q用Qn+1表示,称为次态。 (3).工作原理 由上可得出同步RS触发器状态转换真值表如表10.2 由表中可写出同步RS触发器的逻辑功能表达式 同步RS触发器的 状态如表10.3所示, 工作波形如图10.5所示。 2.同步D触发器 (1) 电路的组成 和符号 (2)工作原理 分析可知,同步脉冲CP把输 入端D的状态传送到输出端Q。 (3)列出同步D触发器的状态转换真值表,如表10.4所示。 (4)同步D触发器工作的波形 如图10.7所示。 10.1.3 主从触发器 1.主从RS触发器 (1)主从RS触发器组成 右图10.10: 由两个同步RS触发器组成。 G5~G8门构成主触发器, G1~G4门构成从触发器, CP直接加到主触发器,同步的时钟脉冲经过G9非门后,加到从触发器,两个触发器的脉冲是互补的。 (2).工作原理

文档评论(0)

wendan118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档