基于FPGA的小型微光视频图像增强处理系统.pdfVIP

基于FPGA的小型微光视频图像增强处理系统.pdf

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的小型微光视频图像增强处理系统.pdf

基于IWGA的小型微光视频图像增强处理系统 田 思,等 基于FPGA的小型微光视频图像增强处理系统 Mini Low—level—light Video Image Enhancement Processing System Based on FPGA 田 粤 ,2 高帘童1,2 常本廉 (南阳理工学院电子与电气工程系 ,南阳 473004;南京理工大学电子工程与光电技术学院 ,南京 210094) 摘 要:为微光视频图像的实时增强设计了一套可应用于空间狭小环境中的小型化处理系统。以FPGA为系统核心,并使用CPLD 对系统进行配置,简化了系统设计,使处理系统硬件更加紧凑,运行更加可靠;还给出了系统主要功能模块的实现方法。在微光视频 图像系统中应用,使图像增强效果明显。 关键词:微光 图像 增强 现场可编程门陈列 系统设计 中图分类号:TN247 文献标志码:A Abstract:A mini processing system for low—level—light video image is designed.The system can be used for miniature processing system in en— vironment with narrow and small space for real—time enhancement of low—level—light video image,In this system。FPGA is used as the kernel, and CPLD is used for system configuration.This simplifies system design and makes the hardware of processing system more compact,and more reliable to run.The implementing method of the main function module is provided.The effect of image enhancement is outstanding in the appll— cation in lowlevel4ight video image system. Keywords:Low—level:light Image Enhancement Field programmable gate array(FPGA) System design 图1所示。 0 引言 微光夜视技术是将微弱的自然光图像通过像增强 器转变为增强了几百倍甚至几万倍的电子图像,再将 增强的电子图像转变成为可视的光学图像,从而达到 基于FPGA的小型微光视频图像增强处理系统 田 思,等 array)是Xillinx公司在 1985年推出的一种新型的高 片的输出滤除了输人视频信号的前后均衡脉冲及槽脉 密度PLD(programmable logic array),采用CMOS-SRAM 冲,其输出波形如图2所示 ,图中CVBS(composite 工艺制作。FPGA的结构一般可以分为可编程逻辑模 video broadcast signa1)是复合电视广播信号,RTS0是 块、可编程I/O模块和可编程内部连线三部分 。 A/D芯片的功能选择输人信号。 FPGA是整个图像处理器的核心,包括A/D信号 622I62316241625I 1 2 I 3 l 4 l 5 I 6 I 7 l 8 l 22I 23 的输人、各种图像处理算法的实现、D/A数字信号及 其视频同步合成等一系列的工作均由FPGA实现。基 于实际需求情况,本图像处理器采用了ALTERA, CYCLONE系列的EP1C6Q240C8,它是当今性价比较高 的一种FPGA。CYCLONE芯片采用 1.5 V内核电压、 内嵌92 160位存储区间、可提供两个锁相环和双倍数 据传输速率(DDR)的接口电路。 系统视频使用视频芯片SAA7111进行(A/D)转 换输人,经FPG

文档评论(0)

heroliuguan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8073070133000003

1亿VIP精品文档

相关文档