高速数据采集系统设计_张俊杰.pdf

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
高速数据采集系统设计_张俊杰

第35 卷 第1 期 计 算 机 工 程 2009 年1 月 Vol.35 No.1 Computer Engineering January 2009 ·工程应用技术与实现· 文章编号:1000—3428(2009)01—0207—03 文献标识码:A 中图分类号:TP274.2 高速数据采集系统设计 张俊杰,章凤麟,叶家骏 (上海大学特种光纤与光接入网教育部重点实验室,上海 200072) 摘 要:为满足雷达信号采集的要求,设计一个 12 bit 100 MS/s 的基于 PCI 总线的数据采集系统。该系统能够实现 6 GB 数据的实时采集 与存储。可编程逻辑器件控制数据的采集、存储与传输。PCI 数据传输采用 PCI 主模式,传输速率达到 60 MB/s ,采集信号的信噪比达到 55 dB(30 MHz 模拟信号) 。 关键词:PCI 控制器;可编程器件;抖动;信噪比 Design of High Speed Data Acquisition System ZHANG Jun-jie, ZHANG Feng-lin, YE Jia-jun (Key Laboratory of Special Fiber Optics and Optical Access Networks, Ministry of Education, Shanghai University, Shanghai 200072) 【Abstract 】A 100 MS/s data acquisition system based on PCI bus is designed to meet the need of high-speed radar signal sampling. The 6 GB sampling ADC data can be saved on this card and transferred to the computer simultaneously, which is controlled by one FPGA chip. The transfer rate between this card and the computer can reach up 60 MB/s. The SNR of the sampled data can reach 55 dB at 30 MHz. 【Key words 】PCI controller; FPGA; jitter; SNR 1 概述 高速缓存模块,数据传输与触发模块。 随着通信、雷达等领域的快速 SDRAM 发展,需要处理的模拟信号带宽以 DAC 8位数字信号 总线 16 MB×32 及动态范围越来越大,对模数转换 SDRAM 器的采样速度与精度要求也越来 越高。高速与高精度地采集数据所 模拟信号 前置 数控 单端转 ADC 运放 增益 差分 AD9432 12位数据 运放 需要的存储带宽变得越来越大,因

文档评论(0)

jiupshaieuk12 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档