- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
加法器溢出处理的优化设计与实现.pdf
CN43—1258/TP 计算机工程与科学 2011年第33卷第9期
ISSN1007—130X COMPUTERENGINEERINGSCIENCEV01.33,No.9,2011
文章编号:1007—130X(2011)09-0189-06
加法器溢出处理的优化设计与实现。
The and
OptimizationDesign
MethodforanAdderwithOverflow
吴虎成。刘凯峰,李振涛
WU Zhen-tao
Hu-cheng,LIUKai—feng。LI
(国防科学技术大学计算机学院,湖南长沙410073)
of ofDefense
(SchoolComputerScience,NationalUniversity 410073,China)
Technology,Changsha
摘 要:本文提出了一种带溢出处理功能的加法与分支模块的新结构。这种结构无需等待特定的溢
出判断信号,从而减少了溢出处理的延时开销。本文主要针对关键路径上控制信号的竞争问题,提出了两
种解决方案。基于数学的角度重新分析各控制信号与数据输入之间的关系,把较早到达的0或1提前参
与运算。而把较晚到达的0或1推迟参与运算,利用前一级运算的时间生成晚到的控制信号,成功地解决
CMOS工艺中实现,版图后仿真最大延时为
了关键路径上控制信号的竞争问题。此设计在0.13/Lm
590ps,较之前结构减少了210ps,达到预期优化目的,实现了时序收敛,有效地提高了加法器的运算效率。
introducesanewstructureforaddersandbranchmoduleswithoverflow
Abstract:This
paper pro—
overflow areneedless,SOitreducesthetimeoverheadoftheO—
cessing.Theparticularjudgementsignals
verflow the ofcontr01 raceoncritical resolutionsare
processing.Forproblem signals paths。two given.
Basedontheviewof the betweencontrol and
mathematics,we data,
re-analyserelationship signalsinput
calculatetheearlierarrived deferrethecalculationtimeofthelaterarrived
0/1signalsfirstly。and 0/1
makeuseofthe toraisethelaterarrivedcontrol
signals.We previousstage’Soperatingperiod signals,
andSO succeedeinthecont
文档评论(0)