基于FPGA 的高帧频面阵CCD 驱动控制设计.PDF

基于FPGA 的高帧频面阵CCD 驱动控制设计.PDF

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPGA 的高帧频面阵CCD 驱动控制设计

集成电路应用 Application of Integrated Circuits 基于FPGA 的高帧频面阵CCD 驱动控制设计 , 1 2 1 1 孙正磊 ,王晓东 ,曲洪丰 (1. 中国科学院长春光学精密机械与物理研究所,吉林 长春 130033 ; 2. 中国科学院研究生院,北京 100039 ) 摘 要: 针对面阵 CCD KAI-1020 在高帧频工作模式下的驱动要求, 以FPGA 作为控制单元及时 序发生器,完成 CCD 高帧频工作模式下的硬件及软件设计,仿真验证了驱动时序的正确性,完成了硬 件电路的调试与试验。 成像实验表明,该设计满足了 CCD KAI-1020 在双端口输出模式下成像的各种 驱动控制功能, 图像分辨率为 1 000× 1 000 ,帧频达到48 f/s 。 关键词: CCD ;高帧频;FPGA 中图分类号: TN386.5 ;TN911.73 文献标识码: A 文章编号: 0258-7998(2012)07-0065-03 Design for driving control of high frame rate area array CCD based on FPGA , 1 2 1 1 Sun Zhenglei ,Wang Xiaodong ,Qu Hongfeng (1.Changchun Institute of Optics, Fine Mechanics and Physics, Chinese Academy of Sciences,Changchun 130033 ,China ; 2.Graduate School of the Chinese Academy of Sciences ,Beijing 100039 ,China) Abstract : According to the requirement of driving the area array CCD KAI -1020 in high frame rate mode ,using FPGA as control unit and timing generator ,completed the hardware and software design of CCD worked in high frame rate mode. Simulated and validated the correctness of driving timing, accomplished the debugging and experimentation of hardware. The imaging experi - ments show the design meets the diversified driving control function of CCD KAI -1020 worked in dual -port output mode, the im - age resolution is 1 000(H) × 1 000(V), frame rate is 48 f/s. Key words : CCD ;high frame rate ;FPGA 电荷耦合器件 ( 自 世 性,十分适合用来产生

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档