- 1、本文档共3页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
spartan6配置问题
Spartan-6 FPGA 的配置用于配置 Spartan?-6 FPGA 的解决方案与资源Spartan-6 FPGA 利用 CCL 支持布线线路与逻辑单元之间的可配置互联功能。Spartan-6 FPGA 是易失性器件 - 电源移除时,不能保留原有配置。为了配置 Spartan-6 FPGA,每一次上电您都必须重新初始化 FPGA 内部的 CCL。Spartan-6 FPGA 的加电配置随应用的不同而不同。了解详情,请选择下列链接:原型设计与调试在现场混搭使用配置方案原型开发或调试仍处于原型制作阶段的用户可以使用以下几种方法来完成 Spartan-6 FPGA 配置:第三方电缆/解决方案Xilinx 还与第三方供应商合作提供无需非易失性存储器即可用于原型开发环境的边界扫描(JTAG)工具。现场应用现场应用中,用户必须实施一个非易失性配置存储器解决方案,用于对 Spartan-6 FPGA 进行配置。Xilinx 提供以下选项:Platform Flash?Platform Flash 是针对Spartan-6 FPGA 的最简单、成本最低的配置存储器解决方案。Platform Flash 是一个 Xilinx 专有的、单芯片、插入式解决方案,可以提供的密度范围为 1Mb 至 32Mb。处理器控制的配置解决方案拥有板上处理器的用户可以选择用它来配置 Spartan-6 FPGA,但仍然需要非易失性存储器解决方案。下述应用指南详细介绍了如何实现一个处理器控制的配置解决方案。XAPP058(PDF):针对 Xilinx 全部 ISP 器件的、基于 JTAG 的小型配置方法?XAPP500(PDF):针对全部符合 1532 标准的器件的 IEEE STD 1532(基于 JTAG)配置方法XAPP502(PDF):针对 Xilinx 从串行或从并(slave-SelectMAP)配置模式的压缩方法XAPP441(PDF):利用MicroBlaze? 或 PowerPC? 实现的远程 FPGA 重配置标准 Flash 存储器Spartan-6 FPGA 是业界第一款也是唯一一款提供直接的开放式配置存储器接口的 FPGA。这些器件与大多数行业标准 Flash 存储器兼容。下述应用指南提供了兼容性以外的更多支持。XAPP951(PDF):利用串行 Flash 来配置 Xilinx FPGA其它Spartan-6 FPGASpartan-6 配置用户指南XAPP693(PDF) - Xilinx Platform Flash PROM 和 FPGA 基于 CPLD 的配置与修订管理器?System ACE? CF配置方案Xilinx 为终端用户提供了配置 Spartan-6 FPGA 所需的灵活性。Spartan-6 FPGA 支持以下方案:串行最简单的配置方案,串行吞吐量。主串行/带有 Platform Flash 的 SPIXilinx FPGA 驱动 Xilinx PROM CLK,同时 Xilinx PROM 为 Xilinx FPGA 提供了串行(x1)配置数据。主串行/带有 SPI Flash 的 SPISpartan-6 FPGA 驱动 SPI PROM 时钟,因为 SPI PROM 为 Spartan-6 FPGA 提供串行(x1、x2、x4)配置数据。并行针对最快速的吞吐量的并行配置主并行/带有 BPI Flash 的 BPISpartan-6 FPGA 驱动并行 Flash PROM,因为并行 Flash PROM 为 Spartan-6 FPGA 提供字节宽(x8 或 x16)配置数据。主并行配置方法是通过 Spartan-6 FPGA BPI 配置设置实现的。主并行/带有 Platform Flash 的 BPIXilinx FPGA 驱动 Xilinx PROM CLK,因为 Xilinx PROM 为 Xilinx FPGA 提供了字节宽的(x8)配置数据。
文档评论(0)