两位二进制加法.docVIP

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
两位二进制加法

半加器 1 library ieee; use ieee.std_logic_1164.all; entity h_adder is port(a,b:in std_logic; so,co:out std_logic);--so为和,co为低位向高位的进位 end h_adder; architecture fh1 of h_adder is begin so=a xor b;co=a and b; end architecture; 或门 library ieee; use ieee.std_logic_1164.all; entity or22 is port(a,b:in std_logic; c:out std_logic); 2 end or22; architecture one of or22 is begin c=a or b; end architecture; 一位全加器 library ieee; use ieee.std_logic_1164.all; entity f_adder is port(ain,bin,cin:in std_logic; cout,sum:out std_logic);--sum为和,cout为低位向高位的进位 end f_adder; architecture fd1 of f_adder is component h_adder port(a,b:in std_logic; so,co:out std_logic); end component; component or22 3 port(a,b:in std_logic; c:out std_logic); end component; signal d,e,f:std_logic; begin u1:h_adder port map(ain,bin,e,d); u2:h_adder port map(e,cin,sum,f);--sum he u3:or22 port map(a=d,b=f,c=cout); end fd1; 两位二进制全加器 library ieee; use ieee.std_logic_1164.all; entity erwei_adder is port(a,b:in std_logic_vector(1 downto 0); 4 ci:in std_logic; s:out std_logic_vector(1 downto 0); co:out std_logic); end erwei_adder; architecture quan of erwei_adder is component f_adder port(ain,bin,cin:in std_logic; cout,sum:out std_logic); end component; signal m:std_logic; begin v1: f_adder port map(a(0),b(0),ci,m,s(0)); v2: f_adder port map(a(1),b(1),m,co,s(1)); end quan; 并置 5 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY bingzhi IS PORT (a:IN STD_LOGIC_VECTOR(1 DOWNTO 0); b:in STD_LOGIC; c: out STD_LOGIC_VECTOR(2 DOWNTO 0)); END bingzhi; ARCHITECTURE behav OF bingzhi is BEGIN c=ba; end behav; 译码 6 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY yima IS PORT (shuru :IN

文档评论(0)

wnqwwy20 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7014141164000003

1亿VIP精品文档

相关文档