- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2011年数字逻辑课程设计报告
石家庄经济学院
信息工程学院
数字逻辑课程设计报告
题 目 数字锁的设计
姓 名
学 号
班 号
指导老师
成 绩
2011年6月
目 录
1. 功能描述 3
2. 开发工具选择 3
3. 设计方案 3
4. 模块描述 4
5. VHDL实现 5
6. 调试仿真 13
7. 课程设计回顾总结 15
参 考 文 献 15
附录 15
功能描述
数字锁即电子密码锁,锁内有若干密码,所用密码可由用户自己选定。如果输入代码与锁内密码一致,锁被打开;否则,应封闭开锁电路,并发出警告信号。
设计的八位并行数码锁:
开锁代码为8位二进制数,当输入代码的位数和位值与锁内给定的密码一致,且按规定程序开锁时,方可开锁,并点亮开锁指示灯LT。否则,系统进行错误状态,并发出警报信号。
开锁程序由设计者确定,并要求锁内给定的密码是可调的,且预置方便,保密性好。
数字锁的报警方式是点亮指示灯LF,并使喇叭鸣叫来报警,直到按下复位开关,警报才停止。此时,数字锁又自动进入等待下一次开锁的状态。
二.开发工具选择
(1)硬件描述语言
电子密码锁的设计采用了功能强大的VHDL语言,它具有很强的行为能力描述,设计方法灵活,可以支持库和模块设计方法。
(2)QuartusII软见开发工具
本设计采用的软见开发工具是美国的Altera公司的QuartusII,它支持多种设计输入方法,包括原理图输入、文本输入。
(3)EDA实验开发系统
本设计采用的EDA实验开发系统,主要用于提供可编程逻辑器件的下载电路及EDA实验开发的外围资源,供硬件验证用。
三.设计方案
本文所设计的电子密码锁,使用模块设计的思想:开始输入八位密码数字,然后进行选择,若选择开关S=0时,进行改密码并存入寄存器中;S-1时,进行开锁。若开锁成功,灯LT=1,开锁失败,灯LF=1且喇叭LB=1进行鸣笛。
流程图如下:
模块描述
1.模块一:简单选择
输入密码后,进行选择,S=0就改密码,S=1就进行下一步开锁。
模块二:寄存器
若进行改密码,则所改密码存入寄存器等待下一次比较;若进行开锁,则输出存在寄存器中原有的密码。
3.模块三:比较器
若寄存器中存入的密码与进行开锁比较的密码相等,则开锁成功,指示灯LT=1;否则开锁失败,指示灯LF=1,喇叭LB=1进行鸣笛。
模块四:复位
开锁成功指示灯LT亮,按下复位键CLK=0,灯灭返回待选择状态。
模块五:复位与门
开锁失败指示灯LF亮,按下复位CLK=0,灯灭返回。
6.模块六:与门
开锁失败喇叭LB鸣笛,按下复位CLK=0,停止鸣笛。
五:VHDL实现
1.模块一:简单选择
library ieee;
use ieee.std_logic_1164.all;
entity add is
port(D:in std_logic_vector(7 downto 0);
EN:in std_logic;
Z0:out std_logic_vector(7 downto 0);
Z1:out std_logic_vector(7 downto 0));
end ;
architecture one of add is
begin
process(D,EN)
begin
if EN=0 then
Z0=D;
Z1=D;
END IF;
end process;
end one;
模块二:寄存器
library ieee;
use ieee.std_logic_1164.all;
entity REG8B is
port(CLK: in std_logic;
S:in std_logic;
D:in std_logic_vector(7 downto 0);
Q:out std_logic_vector(7 downto 0));
end;
architecture ONE of REG8B is
signal M: std_logic_vector(7 downto 0):
begin
process(S,CLK)
begin
if CLKevent and CLK=1 then
case S is
when 1 = Q=M;
WHEN OTHERS =M=D;
end case;
end if;
Q=M;
end process;
end;
模块三:比较器
library iee
文档评论(0)